PMP9656

Referenzdesign für Active-Clamp-Forward mit 48 bis 60 VDC Eingang, 12 V/250 W

PMP9656

Designdateien

Überblick

This reference design generates a 12V/21A output from 54V DC input. The UCC2897A controls an active clamp forward converter power stage. The low gate charge and low RDSon of the CSD18532Q5B, implemented as self-driven synchronous rectifiers, allow this design to achieve a max load efficiency of nearly 96%.  The compact UCC27511 drivers simplify the gate drive circuitry for the synchronous rectifiers.

Merkmale
  • Over 95% efficiency at max load
  • 89% efficiency at 10% load
  • Low output ripple
  • Self-driven synchronous rectifiers (using CSD18532Q5B MOSFETs) reduce drive complexity
  • Generates regulated 12V bus for telecom or server applications
  • Low profile, less than 14mm max component height
Ausgangsspannung – Auswahlmöglichkeiten PMP9656.1
Vin (Min) (V) 48
Vin (Max) (V) 60
Vout (Nom) (V) 12
Iout (Max) (A) 21
Ausgangsleistung (W) 252
Isoliert/Nicht isoliert Isolated
Eingabetyp DC
Topologie Forward- Active Clamp^Forward- Synchronous
Herunterladen Video mit Transkript ansehen Video

Eine voll bestückte Platine wurde nur für Test- und Leistungsvalidierung entwickelt. Sie wird nicht zum Verkauf angeboten.

Wichtiger Hinweis
This reference design replaces the now obsolete PMP7376 52-V to 60-Vdc input, 12-V/22-A active clamp forward reference design.

Designdateien und Produkte

Designdateien

Laden Sie sich sofort einsetzbare Systemdateien herunter, um Ihren Designprozess zu beschleunigen.

TIDU605.PDF (2608 KB)

Testergebnisse für das Referenzdesign, mit Wirkungsgraddiagrammen, Testvoraussetzungen und mehr.

TIDRBD2A.PDF (104 KB)

Detaillierter Überblick über das Design-Layout zur Bestimmung der Position der Komponenten

TIDRBD1.PDF (84 KB)

Vollständige Liste mit Designkomponenten, Referenz-Bezeichnern und Hersteller-/Teilenummern

TIDRWD5.ZIP (807 KB)

Dateien für 3D-Modelle oder 2D-Zeichnungen von IC-Komponenten

TIDCEP0.ZIP (798 KB)

Designdatei mit Informationen zur physikalischen Platinenschicht der Design-Platine

TIDRBD3A.PDF (724 KB)

Leiterplattenschicht-Plotdatei zur Erstellung des Design-Layouts der Leiterplatte

TIDRBD0A.PDF (163 KB)

Detailliertes Schaltplandiagramm für Design-Layout und Komponenten

Produkte

Enthält TI-Produkte in der Entwicklung und mögliche Alternativen.

MOSFETs

CSD18532Q5B60 V, N-Kanal-NexFET™-Leistungs-MOSFET, Einzel-SON 5 mm x 6 mm, 3,2 mOhm

Datenblatt: PDF | HTML
AC/DC- und DC/DC-Controller (externer FET)

UCC2897AActive-Clamp-PWM-Controller im Strommodus, 110 V, mit FET mit P-Kanal-Klemme und Überspannungsschutz

Datenblatt: PDF | HTML
Low-Side-Treiber

UCC275114-A/8-A-Einkanal-Gate-Treiber mit 5-V-UVLO, geteilten Ausgängen und 13-ns-Prop Verzögerung

Datenblatt: PDF | HTML

Technische Dokumentation

star
= Von TI ausgewählte Top-Dokumentation
Keine Ergebnisse gefunden. Bitte geben Sie einen anderen Begriff ein und versuchen Sie es erneut.
Alle anzeigen 1
Typ Titel Neueste englische Version herunterladen Datum
* Prüfbericht PMP9656 Test Results 16.10.2014

Support und Schulungen

TI E2E™-Foren mit technischem Support von TI-Ingenieuren

Alle Forenthemen auf Englisch anzeigen

Inhalte werden ohne Gewähr von TI und der Community bereitgestellt. Sie stellen keine Spezifikationen von TI dar. Siehe Nutzungsbedingungen.

Bei Fragen zu den Themen Qualität, Gehäuse oder Bestellung von TI-Produkten siehe TI-Support.