TIDEP-0096

Hochverfügbares, nahtlos redundantes Ethernet-Referenzdesign für die Automatisierung von Umspannstat

TIDEP-0096

Designdateien

Überblick

Dieses Referenzdesign implementiert eine Lösung für hochzuverlässige Netzwerkkommunikation mit geringer Latenz für die Automatisierung von Umspannwerken in intelligenten Übertragungs- und Verteilungsnetzen. Er unterstützt die Spezifikation für High-availability Seamless Redundancy (HSR) in der Norm IEC 62439. Diese Lösung stellt eine kostengünstige Alternative zu FPGA-Ansätzen dar und bietet die Flexibilität und Leistungsfähigkeit, um Funktionen wie die IEC-61850-Unterstützung ohne zusätzliche Komponenten hinzuzufügen. Diese Lösung, die auf dem High-Level-Betriebssystem Linux basiert, kann auch für andere Märkte anwendbar sein, die Zuverlässigkeit mit minimaler Latenz in Ethernet-Netzwerken benötigen, wie z. B. Fabrikautomatisierung, Transport und andere.

Merkmale
  • Konform mit Spezifikation IEC 62439-3 Klausel 5 für HSR-Ethernet-Kommunikation
  • Datenverkehrsfilterung auf Basis von VLAN-IDs, Multicast- und Broadcast-Unterstützung sowie integriertem Storm-Control-Mechanismus
  • Verzögerungsfreie Erholung bei Netzwerkausfall
  • Dual-Port, Vollduplex, 100 Mbit/s Ethernet
  • Vollständig programmierbare Lösung auf Basis des High-Level-Betriebssystems Linux bietet eine Plattform für die Integration zusätzlicher Anwendungen
Herunterladen Video mit Transkript ansehen Video

Eine voll bestückte Platine wurde nur für Test- und Leistungsvalidierung entwickelt. Sie wird nicht zum Verkauf angeboten.

Designdateien und Produkte

Designdateien

Laden Sie sich sofort einsetzbare Systemdateien herunter, um Ihren Designprozess zu beschleunigen.

TIDUDH3A.PDF (1160 KB)

Überblick über Referenzdesigns und verifizierte Leistungstestdaten

TIDRLH6.ZIP (606 KB)

Detaillierter Überblick über das Design-Layout zur Bestimmung der Position der Komponenten

TIDRLH5.ZIP (32 KB)

Vollständige Liste mit Designkomponenten, Referenz-Bezeichnern und Hersteller-/Teilenummern

TIDRLH7A.PDF (6325 KB)

Dateien für 3D-Modelle oder 2D-Zeichnungen von IC-Komponenten

TIDCC42A.ZIP (1496 KB)

Designdatei mit Informationen zur physikalischen Platinenschicht der Design-Platine

TIDRLH4.ZIP (1453 KB)

Detailliertes Schaltplandiagramm für Design-Layout und Komponenten

Produkte

Enthält TI-Produkte in der Entwicklung und mögliche Alternativen.

Multimedia- & Industrienetzwerk-SoCs

AM5726Sitara-Prozessor: Dual-Arm Cortex-A15 und Dual-DSP

Datenblatt: PDF | HTML
Multimedia- & Industrienetzwerk-SoCs

AM5716Sitara-Prozessor: Arm Cortex-A15 und DSP

Datenblatt: PDF | HTML
Multimedia- & Industrienetzwerk-SoCs

AM5728Sitara-Prozessor: Dual Arm Cortex-A15 und Dual-DSP, Multimedia

Datenblatt: PDF | HTML
Multimedia- & Industrienetzwerk-SoCs

AM5718Sitara-Prozessor: Arm Cortex-A15 & DSP, Multimedia

Datenblatt: PDF | HTML

Technische Dokumentation

star
= Von TI ausgewählte Top-Dokumentation
Keine Ergebnisse gefunden. Bitte geben Sie einen anderen Begriff ein und versuchen Sie es erneut.
Alle anzeigen 1
Typ Titel Neueste englische Version herunterladen Datum
* Designleitfaden High-Availability Seamless Redundancy Ethernet Ref Des for Substation Automation (Rev. A) 21.05.2018

Verwandte Designressourcen

Referenzdesigns

Referenzdesign
TIDEP0053 Hochverfügbares Ethernet mit nahtloser Redundanz (HSR) für die Automatisierung von Umspannstationen

Software-Entwicklung

Software-Entwicklungskit (SDK)
PROCESSOR-SDK-AM57X Prozessor-SDK für AM57x Sitara Processors für Linux und TI-RTOS-Support

Support und Schulungen

TI E2E™-Foren mit technischem Support von TI-Ingenieuren

Alle Forenthemen auf Englisch anzeigen

Inhalte werden ohne Gewähr von TI und der Community bereitgestellt. Sie stellen keine Spezifikationen von TI dar. Siehe Nutzungsbedingungen.

Bei Fragen zu den Themen Qualität, Gehäuse oder Bestellung von TI-Produkten siehe TI-Support.