DAC34SH84EVM

DAC34SH84 評価モジュール

DAC34SH84EVM

購入

概要

The DAC34SH84EVM is a circuit board that allows designers to evaluate the performance of Texas Instruments' four-channel, ultra-low power, 16-bit, 1.5 GSPS DAC34SH84 digital-to-analog converter (DAC) with 32-bit wide DDR LVDS data input, integrated 2x/4x/8x/16x interpolation filters, 32-bit NCO and PLL, and exceptional linearity at high IFs. The EVM provides a flexible environment to test the DAC34SH84 under a variety of clock, data input, and IF output conditions. For ease of use as a complete IF transmitter solution, the DAC34SH84EVM includes the Texas Instruments CDCE62005 clock generator/jitter cleaner for clocking the DAC34SH84. Besides providing a high-quality, low jitter DAC sampling clock to the DAC34SH84, the CDCE62005 also provides FPGA clocks to the TSW1400EVM (or TSW3100EVM) as FPGA reference clocks.

The EVM can be used along with TSW1400 (or TSW3100) to perform a wide range of tests and measurements. The TSW1400 (or TSW3100) generates the test patterns which are fed to the DAC34SH84 through a 1.5 GSPS* LVDS port. The on-board CDCE62005 can be used to synchronize the TSW1400 (or TSW3100) board to DAC34SH84EVM.

The DAC34SH84EVM is also compatible with Xilinx and Altera based FPGA EVMs and design kits for rapid evaluation and prototyping. The DAC34SH84EVM includes an HSMC input for direct connection to HSMC compatible Altera based FPGA EVMs. The FMC-DAC-ADAPTER board available from TI enables the connection of the DAC34SH84EVM to the FMC header on Xilinx based EVMs.

特長
  • Comprehensive test capability for the DAC34SH84
  • Direct connection to TSW1400/TSW3100 signal generator
  • Includes CDCE62005 for clock generation or jitter cleaning
  • Software support with a full featured GUI for easy testing and prototyping
  • FMC-DAC-Adapter card compatible to connect with FMC interconnect headers available Xilinx based FPGA EVMs
  • Direct compatibility with HSMC headers on Altera based FPGA EVMs
  • Note: The TSW1400 EVM supports up to 1.5GSPS LVDS toggle rate while the TSW3100 EVM only supports up to 1.25GSPS LVDS toggle rate. To fully evaluate the DAC34SH84’s 750MSPS data rate per DAC, the TSW1400 EVM is required.
  • 高速 DAC (10MSPS 超過)
    DAC3482 デュアル・チャネル、16 ビット、1.25GSPS、1x ~ 16x 補間 D/A コンバータ (DAC) DAC3484 クワッドチャネル、16 ビット、1.25GSPS、1x ~ 16x 補間 D/A コンバータ (DAC) DAC34H84 クワッドチャネル、16 ビット、1.25GSPS、1x ~ 16x 補間 D/A コンバータ (DAC) DAC34SH84 クワッドチャネル、16 ビット、1.5GSPS、1x ~ 16x 補間 D/A コンバータ (DAC)

     

    IQ 変調器
    TRF3705 300MHz ~ 4GHz 直交変調器 TRF372017 広帯域 PLL/VCO 内蔵、300MHz ~ 4.8GHz 直交変調器

     

    RF PLL / シンセサイザ
    TRF3765 内蔵 VCO および最大 8 出力付き、300M~4800MHz 低ノイズ、整数 N/フラクショナル N PLL

     

    クロック・ジェネレータ
    CDCE62005 デュアル VCO 内蔵、5/10 出力、クロック・ジェネレータ / ジッタ・クリーナ

     

    クロック・ジッタ・クリーナとシンクロナイザ
    LMK04803 デュアル・カスケード接続 PLL と 1.9GHz VCO 内蔵、低ノイズのクロック・ジッタ・クリーナ LMK04805 デュアル・カスケード接続 PLL と 2.2GHz VCO 内蔵、低ノイズのクロック・ジッタ・クリーナ LMK04806 デュアル・カスケード接続 PLL と 2.5GHz VCO 内蔵、低ノイズのクロック・ジッタ・クリーナ LMK04808 デュアル・ループ PLL と 2.9GHz VCO 内蔵、低ノイズ・クロック・ジッタ・クリーナ

    購入と開発の開始

    評価ボード

    DAC34SH84EVM — DAC34SH84 評価モジュール

    評価基板 (EVM) 向けの GUI

    DAC348x EVM Software GUI (Rev. B) — SLAC483B.ZIP (105658KB)

    TI の評価品に関する標準契約約款が適用されます。

    設計ファイル

    技術資料

    結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。
    すべて表示 3
    種類 タイトル 英語版のダウンロード 日付
    証明書 DAC34SH84EVM EU Declaration of Conformity (DoC) 2019年 1月 2日
    EVM ユーザー ガイド (英語) DAC348x EVM User's Guide (Rev. A) 2016年 5月 3日
    ユーザー・ガイド Interfacing Altera FPGA with ADS4249 and DAC3482 2012年 7月 10日

    関連する設計リソース

    ハードウェア開発

    評価ボード
    TSW1400EVM 高速データ・キャプチャおよびパターン生成プラットフォーム TSW30SH84EVM RF シグナル・チェーン評価モジュール一式
    インターフェイス・アダプタ
    FMC-DAC-ADAPTER 高速 DAC / FMC(Xilinx)ヘッダ・アダプタ・カード

    サポートとトレーニング

    TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

    すべてのフォーラムトピックを英語で表示

    コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください

    TI 製品の品質、パッケージ、ご注文に関する質問は、TI サポートのページをご覧ください。

    ビデオ