LMK04803BEVAL

クロック・ジッタ・クリーナ、デュアル・カスケード接続 PLL / 1.9GHz VCO 内蔵

LMK04803BEVAL

購入

概要

LMK04800 ファミリは業界最高性能のクロック・コンディショナであり、複数の高度な機能を搭載しているので、クロックの生成、分配、ジッタのクリーニングに優れた性能を発揮し、次世代システムの要件を満たすことができます。デュアル・ループ PLLatinum™ アーキテクチャを採用した結果、1 個の低ノイズ VCXO モジュールを使用して 111fs (フェムト秒) rms 以下のジッタ (12kHz ~ 20MHz) を実現すること、または 1 個の低コスト外付け水晶振動子とバラクタ・ダイオードを使用して 200fs rms 以下のジッタ (12kHz~20MHz) を実現することができます。

このデュアル・ループ・アーキテクチャは、2 個の高性能フェーズ・ロック・ループ (PLL)、1 個の低ノイズ水晶発振器回路、1 個の高性能電圧制御発振器 (VCO) で構成されています。最初の PLL (PLL1) は低ノイズのジッタ・クリーナ機能を実現し、2番目の PLL (PLL2) はクロック生成を行います。PLL1は、外付けのVCXOモジュール、または内蔵の水晶発振器と外付けの調整可能水晶振動子およびバラクタ・ダイオードとともに動作するよう構成できます。非常に狭いループ帯域幅と組み合わせる場合、PLL1 は VCXO モジュールまたは調整可能な水晶振動子が出力する優れた近接位相ノイズ特性 (オフセットは 50kHz 以下) を活用し、入力クロックのクリーニングを実施します。PLL1の出力は、PLL2へのクリーンな基準入力として使用され、内蔵のVCOをロックします。PLL2のループ帯域幅は、ファーアウト位相ノイズ(50kHzよりも高いオフセット)をクリーニングするよう最適化でき、この場合は内蔵のVCOが、PLL1で使用されているVCXOモジュールや調整可能水晶振動子よりも高性能になります。

特長
  • マルチモード:デュアル PLL、シングル PLL、クロック分配
  • デュアル・ループ PLLatinum PLL アーキテクチャ
    - PLL1
    > 複数の入力クロック消失時のホールド・オーバー・モード
    + 自動または手動のトリガ / リカバリ
    - PLL2
    > 低ノイズ VCO を内蔵
  • LOS (信号損失) 機能搭載、2 個の冗長型入力クロック
    - 自動と手動の各切り替えモード
  • 50% デューティ・サイクルの出力分周、1 ~ 1045 (偶数と奇数)
  • LVPECL、LVDS、LVCMOS いずれかを選択できる複数のプログラマブル出力
  • 固定型または動的に調整可能な高精度デジタル遅延機能
  • 25ps (ピコ秒) 単位のアナログ遅延制御
  • 14 組の差動出力。最大 26 個のシングルエンド。
    - 最大 6 個の VCXO /水晶振動子バッファ付き出力
  • 0 遅延モード

内容品

  • 評価ボード
  • LPT プログラミング・ケーブル (構成用のパラレル・ケーブル) (USB インターフェイスは別売り)
  • クイック・スタート・シート
クロック・ジッタ・クリーナとシンクロナイザ
LMK04803 デュアル・カスケード接続 PLL と 1.9GHz VCO 内蔵、低ノイズのクロック・ジッタ・クリーナ

開始する

  1. LMK04803BEVAL のご注文
  2. TICSPRO-SW のダウンロードとインストール
  3. LMK04803BEVAL user's guide (英語) を読む
  4. TICSRPRO-SW を使用してレジスタを構成

購入と開発の開始

評価ボード

LMK04803BEVAL/NOPB — Clock Jitter Cleaner With Dual Cascaded PLLs and Integrated 1.9 GHz VCO

TI.com で取り扱いなし
TI の評価品に関する標準契約約款が適用されます。

技術資料

star
= TI が選択した主要ドキュメント
結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。
すべて表示 4
種類 タイトル 英語版のダウンロード 日付
* EVM ユーザー ガイド (英語) LMK0480x Evaluation Board Instructions (Rev. B) 2014年 8月 4日
証明書 LMK04803BEVAL/NOPB EU Declaration of Conformity (DoC) 2019年 1月 2日
EVM ユーザー ガイド (英語) LMK048xx Evaluation Board User's Guide 2013年 11月 26日
EVM ユーザー ガイド (英語) Clock Jitter Cleaner w/Dual Cascaded PLLs & Integrated 1.9 GHz VCO User Guide 2012年 1月 27日

関連する設計リソース

ソフトウェア開発

アプリケーション・ソフトウェアとフレームワーク
CLOCKDESIGNTOOL クロック設計ツール - ループ・フィルタおよびデバイス構成+シミュレーション
IDE (統合開発環境)、コンパイラ、またはデバッガ
CODELOADER CodeLoader デバイス・レジスタ・プログラミング

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

すべてのフォーラムトピックを英語で表示

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください

TI 製品の品質、パッケージ、ご注文に関する質問は、TI サポートのページをご覧ください。

ビデオ