PMP7208

5V In 33W Univ 4-Bit VID I/F AVS Pwr Supply for TCI6636K2H/6638K2H

概要

このリファレンス・デザインは、C6638 などの Kepler DSP に対するコア電源の供給を想定しています。C66x シリーズでは、DSP の電源電圧を制御するために SmartReflex テクノロジーを使用します。この要件を満たすために、TPS40303 同期 PWM 降圧コントローラ、外部 CSD16325Q5 NexFET、およびトランジスタ 4 個の低コスト回路を組み合わせて、コア電源の AVS 要件に必要な VID を生成します。これにより、4 ビット VID プログラミングでの AVS 実装が必要なプロセッサ向けユニバーサル 4 ビット VID 電源ソリューションを実現しています。

 

特長
  • AVS 機能 - ディスクリート・トランジスタによる低コストな 4 ビット回路で Vo を動的に調整
  • 全負荷時の DC 許容誤差 3% 未満(LM10010 の許容誤差を含む)
  • 4.5V ~ 6V の入力電圧
  • 1V 出力、25A の公称電流、30A ピーク
  • スイッチング周波数 300kHz
  • 5V 入力、1Vout @ 25A 時に 89% の効率
??image.gallery.download_ja_JP?? 字幕付きのビデオを表示 ビデオ

組み立てられたボードは、テストと性能検証のみの目的で開発されたものであり、販売していません。

設計ファイルと製品

設計ファイル

すぐに使用できるシステム・ファイルをダウンロードすると、設計プロセスを迅速化できます。

TIDU424.PDF (406 K)

効率グラフや試験の前提条件などを含める、このリファレンス・デザインに関する試験結果

TIDR833.PDF (54 K)

設計レイアウトとコンポーネントを示した詳細な回路図

TIDR834.PDF (21 K)

設計に使用したコンポーネント、参照指定子、メーカー名や型番などを記入した詳細なリスト

TIDR837.ZIP (74 K)

IC コンポーネントの 3D モデルまたは 2D 図面に使用するファイル

TIDC496.ZIP (75 K)

PCB 設計の基板層に関する情報を記載した設計ファイル

TIDR835.PDF (78 K)

PCB 設計レイアウトを生成するための PCB 基板層のプロット・ファイル

TIDR836.PDF (37 K)

PCB 設計レイアウトを生成するための PCB 基板層のプロット・ファイル

製品

設計や代替製品候補に TI 製品を含めます。

AC/DC & DC/DC controllers (external FET)

TPS40303FSS 搭載、3V ~ 20V、25A、300kHz、同期整流降圧コントローラ

データシート: PDF | HTML
MOSFET

CSD16325Q55mm x 6mm の SON 封止、シングル、2.2mΩ、25V、N チャネル NexFET™ パワー MOSFET

データシート: PDF | HTML

開発を始める

ソフトウェア

技術資料

結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。
すべて表示 1
種類 タイトル 英語版のダウンロード 日付
試験報告書 PMP7208 Test Results 2014年 6月 26日

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

すべてのフォーラムトピックを英語で表示

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください

TI 製品の品質、パッケージ、ご注文に関する質問は、TI サポートのページをご覧ください。

ビデオ