JAJSEC6E july   2010  – july 2023 ADS1013-Q1 , ADS1014-Q1 , ADS1015-Q1

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 概要
  5. Revision History
  6.   Device Comparison Table
  7. Pin Configuration and Functions
  8. Specifications
    1. 6.1 Absolute Maximum Ratings
    2. 6.2 ESD Ratings
    3. 6.3 Recommended Operating Conditions
    4. 6.4 Thermal Information
    5. 6.5 Electrical Characteristics
    6. 6.6 Timing Requirements: I2C
    7. 6.7 Timing Diagram
    8. 6.8 Typical Characteristics
  9. Detailed Description
    1. 7.1 Overview
    2. 7.2 Functional Block Diagrams
    3. 7.3 Feature Description
      1. 7.3.1 Multiplexer
      2. 7.3.2 Analog Inputs
      3. 7.3.3 Full-Scale Range (FSR) and LSB Size
      4. 7.3.4 Voltage Reference
      5. 7.3.5 Oscillator
      6. 7.3.6 Output Data Rate and Conversion Time
      7. 7.3.7 Digital Comparator (ADS1014-Q1 and ADS1015-Q1 Only)
      8. 7.3.8 Conversion Ready Pin (ADS1014-Q1 and ADS1015-Q1 Only)
      9. 7.3.9 SMbus Alert Response
    4. 7.4 Device Functional Modes
      1. 7.4.1 Reset and Power-Up
      2. 7.4.2 Operating Modes
        1. 7.4.2.1 Single-Shot Mode
        2. 7.4.2.2 Continuous-Conversion Mode
      3. 7.4.3 Duty Cycling For Low Power
    5. 7.5 Programming
      1. 7.5.1 I2C Interface
        1. 7.5.1.1 I2C Address Selection
        2. 7.5.1.2 I2C General Call
        3. 7.5.1.3 I2C Speed Modes
      2. 7.5.2 Target Mode Operations
        1. 7.5.2.1 Receive Mode
        2. 7.5.2.2 Transmit Mode
      3. 7.5.3 Writing To and Reading From the Registers
      4. 7.5.4 Data Format
    6. 7.6 Register Map
      1. 7.6.1 Address Pointer Register (address = N/A) [reset = N/A]
      2. 7.6.2 Conversion Register (P[1:0] = 00b) [reset = 0000h]
      3. 7.6.3 Config Register (P[1:0] = 01b) [reset = 8583h]
      4. 7.6.4 Lo_thresh (P[1:0] = 10b) [reset = 8000h] and Hi_thresh (P[1:0] = 11b) [reset = 7FFFh] Registers
  10. Application and Implementation
    1. 8.1 Application Information
      1. 8.1.1 Basic Connections
      2. 8.1.2 Single-Ended Inputs
      3. 8.1.3 Input Protection
      4. 8.1.4 Unused Inputs and Outputs
      5. 8.1.5 Analog Input Filtering
      6. 8.1.6 Connecting Multiple Devices
      7. 8.1.7 Quick-Start Guide
    2. 8.2 Typical Application
      1. 8.2.1 Design Requirements
      2. 8.2.2 Detailed Design Procedure
        1. 8.2.2.1 Shunt Resistor Considerations
        2. 8.2.2.2 Operational Amplifier Considerations
        3. 8.2.2.3 ADC Input Common-Mode Considerations
        4. 8.2.2.4 Resistor (R1, R2, R3, R4) Considerations
        5. 8.2.2.5 Noise and Input Impedance Considerations
        6. 8.2.2.6 First-Order RC Filter Considerations
        7. 8.2.2.7 Circuit Implementation
        8. 8.2.2.8 Results Summary
      3. 8.2.3 Application Curves
    3. 8.3 Power Supply Recommendations
      1. 8.3.1 Power-Supply Sequencing
      2. 8.3.2 Power-Supply Decoupling
    4. 8.4 Layout
      1. 8.4.1 Layout Guidelines
      2. 8.4.2 Layout Example
  11. Device and Documentation Support
    1. 9.1 Documentation Support
      1. 9.1.1 Related Documentation
    2. 9.2 ドキュメントの更新通知を受け取る方法
    3. 9.3 サポート・リソース
    4. 9.4 Trademarks
    5. 9.5 静電気放電に関する注意事項
    6. 9.6 用語集
  12. 10Mechanical, Packaging, and Orderable Information

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

概要

ADS1013-Q1、ADS1014-Q1、および ADS1015-Q1 (ADS101x-Q1) は、高精度、低消費電力、12 ビット、I2C 互換の A/D コンバータ (ADC) で、VSSOP-10 および UQFN-10 パッケージで供給されます。ADS101x-Q1 は、低ドリフトの基準電圧と発振器を内蔵しています。ADS1014-Q1 および ADS1015-Q1 は、プログラマブル・ゲイン・アンプ (PGA) およびデジタル・コンパレータも内蔵しています。これらの機能を有し動作電源電圧範囲が広いため、省電力と省スペースが要求される、センサを使用した測定アプリケーションに適します。

ADS101x-Q1 は、最大 3300 サンプル/秒 (SPS) のデータ・レートで変換を実行できます。PGA は入力電圧範囲が ±256mV~±6.144V で、振幅の小さな信号から大きな信号まで高精度に測定できます。ADS1015-Q1 には入力マルチプレクサ (MUX) が搭載されており、2 つの差動入力または 4 つのシングルエンド入力を測定できます。過電圧や低電圧の検出には、ADS1014-Q1 および ADS1015-Q1 のデジタル・コンパレータを使用してください。

パッケージ情報
部品番号 パッケージ(1) パッケージ・サイズ(2)
ADS101x-Q1 DGS (VSSOP、10) 3mm × 4.9mm
NKS (UQFN、10) 2mm × 1.6mm
利用可能なパッケージについては、データシートの末尾にあるパッケージ・オプションについての付録を参照してください。
パッケージ・サイズ (長さ×幅) は公称値であり、該当する場合はピンも含まれます。
製品情報
部品番号 入力チャネル 特長(1)
ADS1013-Q1 差動 1 (シングル・エンド 1)
ADS1014-Q1 差動 1 (シングル・エンド 1) PGA、コンパレータ
ADS1015-Q1 差動 2 (シングル・エンド 4) PGA、コンパレータ
詳細については、Device Comparison Table を参照してください。
GUID-E0695EC1-B04E-4373-9910-4E0062159408-low.svg概略ブロック図