JAJSLM3F September   2015  – April 2021 LP5910

PRODUCTION DATA  

  1. 特長
  2. アプリケーション
  3. 概要
  4. Revision History
  5. Pin Configuration and Functions
  6. Specifications
    1. 6.1 Absolute Maximum Ratings
    2. 6.2 ESD Ratings
    3. 6.3 Recommended Operating Conditions
    4. 6.4 Thermal Information
    5. 6.5 Electrical Characteristics
    6. 6.6 Typical Characteristics
  7. Detailed Description
    1. 7.1 Overview
    2. 7.2 Functional Block Diagram
    3. 7.3 Feature Description
      1. 7.3.1 No-Load Stability
      2. 7.3.2 Thermal Overload Protection
      3. 7.3.3 Short-Circuit Protection
      4. 7.3.4 Output Automatic Discharge
      5. 7.3.5 Reverse Current Protection
    4. 7.4 Device Functional Modes
      1. 7.4.1 Enable (EN)
  8. Applications and Implementation
    1. 8.1 Application Information
    2. 8.2 Typical Application
      1. 8.2.1 Design Requirements
      2. 8.2.2 Detailed Design Procedure
        1. 8.2.2.1 External Capacitors
        2. 8.2.2.2 Input Capacitor
        3. 8.2.2.3 Output Capacitor
        4. 8.2.2.4 Capacitor Characteristics
        5. 8.2.2.5 Remote Capacitor Operation
        6. 8.2.2.6 No-Load Stability
        7. 8.2.2.7 Enable Control
        8. 8.2.2.8 Power Dissipation
        9. 8.2.2.9 Estimating Junction Temperature
      3. 8.2.3 Application Curves
  9. Power Supply Recommendations
  10. 10Layout
    1. 10.1 Layout Guidelines
      1. 10.1.1 DSBGA Mounting
      2. 10.1.2 DSBGA Light Sensitivity
    2. 10.2 Layout Examples
  11. 11Device and Documentation Support
    1. 11.1 Documentation Support
      1. 11.1.1 Related Documentation
    2. 11.2 Receiving Notification of Documentation Updates
    3. 11.3 サポート・リソース
    4. 11.4 Trademarks
    5. 11.5 Electrostatic Discharge Caution
    6. 11.6 Glossary

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

概要

LP5910 は、最大 300mA の出力電流を供給できる低ノイズ LDO です。RF / アナログ回路の要件を満たすよう設計されたこのデバイスは、低ノイズ、高 PSRR、低静止電流、優れたライン / 負荷過渡応答といった特長を備えています。新しい革新的な設計手法の採用により、ノイズ・バイパス用コンデンサなしでクラス最高レベルの優れたノイズ特性を実現し、出力コンデンサのリモート配置も選択できます。

本デバイスは、入力電圧が出力電圧よりも下がった際に LDO を通って IN ピンへ逆電流が流れるのを防止する逆電流保護回路を内蔵しています。

イネーブル (EN) ピンを LOW にして、出力をオフ状態にすると、自動出力放電回路が出力容量を放電してターンオフを速めます。

LP5910 は低い入出力電圧範囲で動作するため、ポスト DC/DC レギュレータ (ポスト BUCK レギュレータ) またはシングル / デュアル・セル・アプリケーションに適しています。

このデバイスは、入力および出力に 1μF のセラミック・コンデンサを使用して動作するよう設計されています。独立したノイズ・バイパス・コンデンサは不要です。

このデバイスでは、0.8V~2.3V (25mV ステップ) の固定出力電圧を使用できます。具体的な電圧オプションについては、テキサス・インスツルメンツの販売部門までお問い合わせください。

製品情報(1)
部品番号パッケージ本体サイズ
LP5910WSON (6)2.00mm × 2.00mm (公称値)
DSBGA (4)0.742mm × 0.742mm (最大値)
利用可能なすべてのパッケージについては、このデータシートの末尾にある注文情報を参照してください。
GUID-F68BC26C-763B-4B25-840F-57E945C525C2-low.gif概略回路図