JAJSQH9A May   2023  – December 2023 MSPM0L1304-Q1 , MSPM0L1305-Q1 , MSPM0L1306-Q1

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 概要
  5. 機能ブロック図
  6. デバイスの比較
  7. ピン構成および機能
    1. 6.1 ピン配置図
    2. 6.2 ピン属性
    3. 6.3 信号の説明
    4. 6.4 未使用ピンの接続
  8. 仕様
    1. 7.1  絶対最大定格
    2. 7.2  ESD 定格
    3. 7.3  推奨動作条件
    4. 7.4  熱に関する情報
    5. 7.5  電源電流特性
      1. 7.5.1 RUN/SLEEP モード
      2. 7.5.2 STOP/STANDBY モード
      3. 7.5.3 SHUTDOWN モード
    6. 7.6  電源シーケンス
      1. 7.6.1 POR と BOR
      2. 7.6.2 電源ランプ
    7. 7.7  フラッシュ メモリの特性
    8. 7.8  タイミング特性
    9. 7.9  クロック仕様
      1. 7.9.1 システム発振器 (SYSOSC)
      2. 7.9.2 低周波数発振器 (LFOSC)
    10. 7.10 デジタル IO
      1. 7.10.1 電気的特性
      2. 7.10.2 スイッチング特性
    11. 7.11 アナログ マルチプレクサ VBOOST
    12. 7.12 ADC
      1. 7.12.1 電気的特性
      2. 7.12.2 スイッチング特性
      3. 7.12.3 直線性パラメータ
      4. 7.12.4 代表的な接続図
    13. 7.13 温度センサ
    14. 7.14 VREF
      1. 7.14.1 電圧特性
      2. 7.14.2 電気的特性
    15. 7.15 COMP
      1. 7.15.1 コンパレータの電気的特性
    16. 7.16 GPAMP
      1. 7.16.1 電気的特性
      2. 7.16.2 スイッチング特性
    17. 7.17 OPA
      1. 7.17.1 電気的特性
      2. 7.17.2 スイッチング特性
      3. 7.17.3 PGA モード
    18. 7.18 I2C
      1. 7.18.1 I2C の特性
      2. 7.18.2 I2C フィルタ
      3. 7.18.3 I2C のタイミング図
    19. 7.19 SPI
      1. 7.19.1 SPI
      2. 7.19.2 SPI タイミング図
    20. 7.20 UART
    21. 7.21 TIMx
    22. 7.22 エミュレーションおよびデバッグ
      1. 7.22.1 SWD タイミング
  9. 詳細説明
    1. 8.1  CPU
    2. 8.2  動作モード
      1. 8.2.1 動作モード別の機能
    3. 8.3  パワー マネージメント ユニット (PMU)
    4. 8.4  クロック・モジュール (CKM)
    5. 8.5  DMA
    6. 8.6  イベント
    7. 8.7  メモリ
      1. 8.7.1 メモリ構成
      2. 8.7.2 ペリフェラル・ファイル・マップ
      3. 8.7.3 ペリフェラルの割り込みベクタ
    8. 8.8  フラッシュ・メモリ
    9. 8.9  SRAM
    10. 8.10 GPIO
    11. 8.11 IOMUX
    12. 8.12 ADC
    13. 8.13 温度センサ
    14. 8.14 VREF
    15. 8.15 COMP
    16. 8.16 CRC
    17. 8.17 GPAMP
    18. 8.18 OPA
    19. 8.19 I2C
    20. 8.20 SPI
    21. 8.21 UART
    22. 8.22 WWDT
    23. 8.23 タイマ (TIMx)
    24. 8.24 デバイスのアナログ接続
    25. 8.25 入力 / 出力の回路図
    26. 8.26 シリアル・ワイヤ・デバッグ・インターフェイス
    27. 8.27 ブートストラップ・ローダ (BSL)
    28. 8.28 デバイス・ファクトリ定数
    29. 8.29 識別
  10. アプリケーション、実装、およびレイアウト
    1. 9.1 代表的なアプリケーション
      1. 9.1.1 回路図
  11. 10デバイスおよびドキュメントのサポート
    1. 10.1 使い始めと次の手順
    2. 10.2 デバイス命名規則
    3. 10.3 ツールとソフトウェア
    4. 10.4 ドキュメントのサポート
    5. 10.5 サポート・リソース
    6. 10.6 商標
    7. 10.7 静電気放電に関する注意事項
    8. 10.8 用語集
  12. 11改訂履歴
  13. 12メカニカル、パッケージ、および注文情報

パッケージ・オプション

デバイスごとのパッケージ図は、PDF版データシートをご参照ください。

メカニカル・データ(パッケージ|ピン)
  • DGS|28
  • RGE|24
  • DYY|16
  • RHB|32
  • DGS|32
  • DGS|20
サーマルパッド・メカニカル・データ
発注情報

タイマ (TIMx)

これらのデバイスのタイマ ペリフェラルは、以下の主な機能をサポートしています。構成の詳細については、表 8-11 を参照してください。

汎用タイマ (TIMGx) 特有の機能には以下が含まれます。

  • 16 ビット タイマ、アップ、ダウン、またはアップダウンのカウント モードと反復リロード モード付き
  • 選択可能 / 構成可能なクロック ソース
  • カウンタ クロック周波数を分周するための 8 ビット プログラマブル プリスケーラ
  • 以下のための 2 つの独立したチャネル
    • 出力の比較
    • 入力のキャプチャ
    • PWM 出力
    • ワンショット モード
  • 位置決めと移動量検出のための直交エンコーダ インターフェイス (QEI) のサポート
  • 同一電力ドメイン内の各種 TIMx インスタンス間の同期とクロス トリガをサポート
  • 割り込み / DMA トリガ生成とクロス ペリフェラル (ADC など) トリガ機能をサポート
  • ホール センサ入力のためのクロス トリガ イベント ロジック
表 8-11 各種 TIMG の構成
TIM 名パワー ドメイン分解能プリスケーラキャプチャ / 比較チャネル

外部 PWM チャネル

位相負荷シャドウ負荷シャドウ CC
TIMG0PD016 ビット8 ビット2

2

---
TIMG1PD016 ビット8 ビット2

2

---
TIMG2PD016 ビット8 ビット2

2

---
TIMG4PD016 ビット8 ビット2

2

-ありあり
表 8-12 TIMG クロス トリガ マップ
TSEL.ETSEL の選択TIMG0TIMG1TIMG2TIMG4
0TIMG0.TRIG0TIMG0.TRIG0TIMG0.TRIG0TIMG0.TRIG0
1TIMG1.TRIG0TIMG1.TRIG0TIMG1.TRIG0TIMG1.TRIG0
2TIMG2.TRIG0TIMG2.TRIG0TIMG2.TRIG0TIMG2.TRIG0
3TIMG4-TRIG0TIMG4-TRIG0TIMG4-TRIG0TIMG4-TRIG0
4~15予約済み
16イベント サブスクライバ ポート 0 (FSUB0)
17イベント サブスクライバ ポート 1 (FSUB1)
18~31予約済み

詳細については、『MSPM0 L シリーズ 32MHz マイクロコントローラ テクニカル リファレンス マニュアル』の「タイマ」の章を参照してください。