JAJSQ05C may   1998  – march 2023 OPA2227 , OPA2228 , OPA227 , OPA228 , OPA4227 , OPA4228

PRODUCTION DATA  

  1. 特長
  2. アプリケーション
  3. 概要
  4. 改訂履歴
  5. ピン構成および機能
  6. 仕様
    1. 6.1 絶対最大定格
    2. 6.2 ESD 定格
    3. 6.3 推奨動作条件
    4. 6.4 熱に関する情報:OPA227、OPA228
    5. 6.5 熱に関する情報:OPA2227、OPA2228
    6. 6.6 熱に関する情報:OPA4227、OPA4228
    7. 6.7 電気的特性:OPAx227 
    8. 6.8 電気的特性:OPAx228 
    9. 6.9 代表的特性
  7. 詳細説明
    1. 7.1 概要
    2. 7.2 機能ブロック図
    3. 7.3 機能説明
      1. 7.3.1 オフセット電圧とドリフト
      2. 7.3.2 動作電圧
      3. 7.3.3 オフセット電圧の調整
      4. 7.3.4 入力保護
      5. 7.3.5 入力バイアス電流のキャンセル
      6. 7.3.6 ノイズ性能
      7. 7.3.7 ノイズの基本的な計算
      8. 7.3.8 電磁干渉除去比 (EMIRR)
        1. 7.3.8.1 EMIRR IN+ のテスト構成
    4. 7.4 デバイスの機能モード
  8. アプリケーションと実装
    1. 8.1 アプリケーション情報
    2. 8.2 代表的なアプリケーション
      1. 8.2.1 OPAx228 を低いゲインで使用する
        1. 8.2.1.1 設計要件
        2. 8.2.1.2 詳細な設計手順
        3. 8.2.1.3 アプリケーション曲線
      2. 8.2.2 3 極、20kHz ローパス、0.5dB のチェビシェフ・フィルタ
      3. 8.2.3 長波長赤外線検出器アンプ
      4. 8.2.4 高性能の同期復調器
      5. 8.2.5 ヘッドホン・アンプ
      6. 8.2.6 3 バンドのアクティブ・トーン制御 (バス、ミッドレンジ、トレブル)
    3. 8.3 電源に関する推奨事項
    4. 8.4 レイアウト
      1. 8.4.1 レイアウトのガイドライン
      2. 8.4.2 レイアウト例
  9. デバイスおよびドキュメントのサポート
    1. 9.1 デバイスのサポート
      1. 9.1.1 開発サポート
        1. 9.1.1.1 TINA-TI™シミュレーション・ソフトウェア (無償ダウンロード)
        2. 9.1.1.2 TI のリファレンス・デザイン
    2. 9.2 ドキュメントのサポート
      1. 9.2.1 関連資料
    3. 9.3 ドキュメントの更新通知を受け取る方法
    4. 9.4 サポート・リソース
    5. 9.5 商標
    6. 9.6 静電気放電に関する注意事項
    7. 9.7 用語集
  10. 10メカニカル、パッケージ、および注文情報

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

レイアウトのガイドライン

デバイスで最高の動作性能を実現するため、以下のような優れた PCB レイアウト手法を使用してください。

  • ノイズが回路全体の電源ピンとオペアンプ自体を経由して、アナログ回路に伝播することがあります。バイパス・コンデンサは、アナログ回路に対してローカルに低インピーダンスの電源を供給し、結合ノイズを低減するために使用されます。
    • 各電源ピンとグランドとの間に、低 ESR の 0.1µF セラミック・バイパス・コンデンサを接続し、可能な限りデバイスの近くに配置します。単一電源アプリケーションの場合は、V+ からグランドに対して 1 つのバイパス・コンデンサを接続します。
  • 回路のアナログ部とデジタル部のグランド配線を分離することは、ノイズを抑制する最も簡単かつ効果的な方法の 1 つです。通常、多層 PCB のうち 1 つ以上の層はグランド・プレーン専用です。グランド・プレーンは熱の分散に役立つとともに、EMI ノイズを拾う可能性を低減します。グランド電流の流れに注意して、デジタル・グランドとアナログ・グランドを物理的に確実に分離するようにします。詳細については、『回路基板のレイアウト技法』(SLOA089) を参照してください。
  • 寄生カップリングを低減するには、入力配線を電源配線または出力配線からできるだけ離して配置します。これらの配線を分離して配置できない場合、敏感な配線をノイズの多い配線と平行にするよりは、垂直に交差させる方がはるかに良い結果が得られます。
  • 外付け部品は、可能な限りデバイスに近く配置します。セクション 8.4.2 に示すように、寄生容量を最小限に抑えるため、RF と RG は反転入力の近くに配置します。
  • 入力配線は、できる限り短くします。入力配線は、回路の最も敏感な部分であることに常に注意してください。
  • 重要な配線の周囲に、駆動される低インピーダンスのガード・リングを配置することを検討します。ガード・リングを使用すると、付近に存在する、さまざまな電位の配線からのリーク電流を大幅に低減できます。
  • 最高の性能を得るために、基板組み立ての後で PCB をクリーニングします。
  • 高精度の集積回路では、プラスチック・パッケージへの水分の侵入により性能が変化する場合があります。PCB を水で洗浄してから、PCB アセンブリをベーキングして、清掃プロセス中にデバイスのパッケージに取り込まれた水分を除去することを推奨します。ほとんどの場合、清掃後に 85℃で 30 分間の低温ベーキングを行えば十分です。