JAJSQV2G June   1995  – March 2024 SN54ACT244 , SN74ACT244

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 概要
  5. Pin Configuration and Functions
  6. Specifications
    1. 5.1 Absolute Maximum Ratings
    2. 5.2 ESD Ratings
    3. 5.3 Recommended Operating Conditions
    4. 5.4 Thermal Information
    5. 5.5 Electrical Characteristics
    6. 5.6 Switching Characteristics
    7. 5.7 Operating Characteristics
    8. 5.8 Typical Characteristics
  7. Parameter Measurement Information
  8. Detailed Description
    1. 7.1 Overview
    2. 7.2 Functional Block Diagram
    3. 7.3 Feature Description
    4. 7.4 Device Functional Modes
  9. Application and Implementation
    1. 8.1 Application Information
    2. 8.2 Typical Application
      1. 8.2.1 Design Requirements
      2. 8.2.2 Detailed Design Procedure
      3. 8.2.3 Application Curve
    3. 8.3 Power Supply Recommendations
    4. 8.4 Layout
      1. 8.4.1 Layout Guidelines
      2. 8.4.2 Layout Example
  10. Device and Documentation Support
    1. 9.1 Documentation Support
      1. 9.1.1 Related Documentation
    2. 9.2 ドキュメントの更新通知を受け取る方法
    3. 9.3 サポート・リソース
    4. 9.4 Trademarks
    5. 9.5 静電気放電に関する注意事項
    6. 9.6 用語集
  11. 10Revision History
  12. 11Mechanical, Packaging, and Orderable Information

パッケージ・オプション

デバイスごとのパッケージ図は、PDF版データシートをご参照ください。

メカニカル・データ(パッケージ|ピン)
  • DB|20
  • RKS|20
  • NS|20
  • N|20
  • DGS|20
  • DW|20
  • PW|20
サーマルパッド・メカニカル・データ
発注情報

概要

これらのSNx4ACT244 オクタル・バッファ / ドライバは、3 ステート・メモリ・アドレス・ドライバ、クロック・ドライバ、バス用レシーバ / トランスミッタの性能と密度を向上することに特化して設計されています。

SNx4ACT244 デバイスは、独立した出力イネーブル (OE) 入力を備えた 2 つの 4 ビット・バッファ / ドライバで構成されています。OE (出力イネーブル) が Low の場合、A 入力からのデータを非反転のまま Y 出力に渡します。OE が High の場合、出力は高インピーダンス状態になります。

製品情報
部品番号 定格 パッケージ (1)
SN74ACT244 カタログ DGS (VSSOP、20)
DB (SSOP、20)
DW (SOIC、20)
N (PDIP、20)
NS (SO、20)
PW (TSSOP、20)
RKS (VQFN、20)
SN54ACT244 軍用 J (CDIP、20)
W (CFP、20)
FK (LCCC、20)
詳細については、セクション 11 を参照してください。
GUID-77877BE1-7CB6-44DD-8663-C154D99E0C05-low.png論理図 (正論理)