JAJSR30L October   1995  – October 2023 SN54AHC86 , SN74AHC86

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 概要
  5. Revision History
  6. Pin Configuration and Functions
  7. Specifications
    1. 6.1 Absolute Maximum Ratings
    2. 6.2 Recommended Operating Conditions
    3. 6.3 Thermal Information
    4. 6.4 Electrical Characteristics
    5. 6.5 Switching Characteristics
    6. 6.6 Switching Characteristics
    7. 6.7 Noise Characteristics
    8. 6.8 Operating Characteristics
  8. Parameter Measurement Information
  9. Detailed Description
    1. 8.1 Functional Block Diagram
    2. 8.2 Device Functional Modes
  10. Application and Implementation
    1. 9.1 Application Information
    2. 9.2 Typical Application
      1. 9.2.1 Power Considerations
        1. 9.2.1.1 Input Considerations
        2. 9.2.1.2 Output Considerations
      2. 9.2.2 Detailed Design Procedure
      3. 9.2.3 Application Curves
    3. 9.3 Power Supply Recommendations
    4. 9.4 Layout
      1. 9.4.1 Layout Guidelines
        1. 9.4.1.1 Layout Example
  11. 10Device and Documentation Support
    1. 10.1 Documentation Support (Analog)
      1. 10.1.1 Related Documentation
    2. 10.2 ドキュメントの更新通知を受け取る方法
    3. 10.3 サポート・リソース
    4. 10.4 Trademarks
    5. 10.5 静電気放電に関する注意事項
    6. 10.6 用語集
  12. 11Mechanical, Packaging, and Orderable Information

パッケージ・オプション

デバイスごとのパッケージ図は、PDF版データシートをご参照ください。

メカニカル・データ(パッケージ|ピン)
  • D|14
  • RGY|14
  • DGV|14
  • DB|14
  • PW|14
  • BQA|14
  • N|14
  • NS|14
サーマルパッド・メカニカル・データ
発注情報

概要

SNx4AHC86 デバイスは、クワッド 2 入力排他 OR ゲートです。これらのデバイスは、ブール関数 Y = A ⊕ B または Y = AB + A B を正論理で実行します。

一般的な用途は真または補素子です。一方の入力が Low のときは、他方の入力がそのまま出力されます。一方の入力が High のときは、他方の入力の信号が反転して出力されます。

製品情報
部品番号 定格 パッケージ (1)
SN74AHC86 商用 BQA (WQFN、14)
D (SOIC、14)
DB (SSOP、14)
DGV (TVSOP、14)
N (PDIP、14)
NS (SOP、14)
PW (TSSOP、14)
RGY (VQFN、14)
SN54AHC86 軍用 J (CDIP、14)
W (CFP、14)
FK (LCCC、20)
利用可能なパッケージについては、データシートの末尾にある注文情報を参照してください。
GUID-50A0F2CE-7F0B-4FB0-85A7-B94E1B348E55-low.gif排他 OR ロジック