JAJSQ62D May   1998  – February 2024 SN74AHCT00Q-Q1

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 概要
  5. ピン構成および機能
  6. 仕様
    1. 5.1 絶対最大定格
    2. 5.2 推奨動作条件
    3. 5.3 熱に関する情報
    4. 5.4 電気的特性
    5. 5.5 スイッチング特性
    6. 5.6 ノイズ特性
    7. 5.7 動作特性
  7. パラメータ測定情報
  8. 詳細説明
    1. 7.1 概要
    2. 7.2 機能ブロック図
    3. 7.3 機能説明
      1. 7.3.1 平衡化された CMOS プッシュプル出力
      2. 7.3.2 TTL 互換 CMOS 入力
      3. 7.3.3 クランプ・ダイオード構造
      4. 7.3.4 ウェッタブル・フランク
  9. アプリケーションと実装
    1. 8.1 アプリケーション情報
    2. 8.2 代表的なアプリケーション
      1. 8.2.1 設計要件
        1. 8.2.1.1 電源に関する考慮事項
        2. 8.2.1.2 入力に関する考慮事項
        3. 8.2.1.3 出力に関する考慮事項
      2. 8.2.2 詳細な設計手順
      3. 8.2.3 アプリケーション曲線
    3. 8.3 電源に関する推奨事項
    4. 8.4 レイアウト
      1. 8.4.1 レイアウトのガイドライン
      2. 8.4.2 レイアウト例
  10. デバイスおよびドキュメントのサポート
    1. 9.1 ドキュメントのサポート
      1. 9.1.1 関連資料
    2. 9.2 ドキュメントの更新通知を受け取る方法
    3. 9.3 サポート・リソース
    4. 9.4 商標
    5. 9.5 静電気放電に関する注意事項
    6. 9.6 用語集
  11. 10改訂履歴
  12. 11メカニカル、パッケージ、および注文情報

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

アプリケーション情報

このアプリケーションでは、図 8-1 に示すように、2 つの 2 入力 NAND ゲートを使用してアクティブ Low の SR ラッチを作成します。2 つの追加ゲートは、2 番目の SR ラッチに使用することも、入力を接地して両方のチャネルを未使用のままにすることもできます。

SN74AHCT00Q-Q1 は、改ざんインジケータ LED を駆動し、1 ビットのデータをシステム コントローラに提供するために使用されます。タンパ スイッチが Low を出力すると、出力 Q は High になります。システム コントローラがこのイベントに応答し、R入力に Low 信号を送出するまで、Q 出力は High に保持されます。その後、Q 出力は Low に戻ります。

このアクティブ Low SR ラッチの入力は多くの場合、オープン ドレイン出力で駆動でき、その結果、Low から高インピーダンスに遷移するときに低速の入力遷移レートが発生する可能性があります。SN74AHCT00Q-Q1 はシュミット トリガ入力を備えており、入力遷移レート要件がないため、この用途に理想的です。