JAJSS95 November   2023 SN74AHCT165

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 概要
  5. ピン構成および機能
  6. 仕様
    1. 5.1  絶対最大定格
    2. 5.2  ESD 定格
    3. 5.3  推奨動作条件
    4. 5.4  熱に関する情報
    5. 5.5  熱に関する情報
    6. 5.6  電気的特性
    7. 5.7  ノイズ特性
    8. 5.8  タイミング特性
    9. 5.9  スイッチング特性
    10. 5.10 代表的特性
  7. パラメータ測定情報
  8. 詳細説明
    1. 7.1 概要
    2. 7.2 機能ブロック図
    3. 7.3 機能説明
      1. 7.3.1 平衡化された CMOS プッシュプル出力
      2. 7.3.2 ラッチ・ロジック
      3. 7.3.3 TTL 互換 CMOS 入力
      4. 7.3.4 クランプ・ダイオード構造
    4. 7.4 デバイスの機能モード
  9. アプリケーションと実装
    1. 8.1 アプリケーション情報
    2. 8.2 代表的なアプリケーション
      1. 8.2.1 設計要件
        1. 8.2.1.1 電源に関する考慮事項
        2. 8.2.1.2 入力に関する考慮事項
        3. 8.2.1.3 出力に関する考慮事項
      2. 8.2.2 詳細な設計手順
      3. 8.2.3 アプリケーション曲線
    3. 8.3 電源に関する推奨事項
    4. 8.4 レイアウト
      1. 8.4.1 レイアウトのガイドライン
      2. 8.4.2 レイアウト例
  10. デバイスおよびドキュメントのサポート
    1. 9.1 ドキュメントのサポート
      1. 9.1.1 関連資料
    2. 9.2 ドキュメントの更新通知を受け取る方法
    3. 9.3 サポート・リソース
    4. 9.4 商標
    5. 9.5 静電気放電に関する注意事項
    6. 9.6 用語集
  11. 10改訂履歴
  12. 11メカニカル、パッケージ、および注文情報

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

タイミング特性

自由気流での推奨動作温度範囲内 (特に記述のない限り)
パラメータ 概要 条件 VCC TA = 25℃ -40℃~125℃ 単位
最小値 最大値 最小値 最大値
tW パルス幅 SH/LD Low 5V ± 0.5V 4 4 ns
tW パルス幅 CLK が High または Low 5V ± 0.5V 5 6 ns
tSU セットアップ時間 CLK↑ の前の SH/LD が High 5V ± 0.5V 4 4 ns
tSU セットアップ時間 CLK↑ の前の SER 5V ± 0.5V 4 4 ns
tSU セットアップ時間 CLK↑ の前の CLK INH が Low 5V ± 0.5V 3.5 3.5 ns
tSU セットアップ時間 CLK↑ の前の CLK INH が High 5V ± 0.5V 3.5 3.5 ns
tSU セットアップ時間 SH/LD↓ より前のデータ 5V ± 0.5V 5 5 ns
tH ホールド時間 CLK↑ より後の SER データ 5V ± 0.5V 0.5 0.5 ns
tH ホールド時間 SH/LD↓ より前のデータ 5V ± 0.5V 1 1 ns