JAJSJQ8J October   2004  – September 2020 SN74AUP1T97

PRODUCTION DATA  

  1. 1特長
  2. 2概要
  3. 3Revision History
  4. 4Pin Configuration and Functions
  5. 5Specifications
    1. 5.1  Absolute Maximum Ratings
    2. 5.2  ESD Ratings
    3. 5.3  Recommended Operating Conditions
    4. 5.4  Thermal Information
    5. 5.5  Thermal Information
    6. 5.6  Electrical Characteristics
    7. 5.7  Switching Characteristics
    8. 5.8  Switching Characteristics
    9. 5.9  Switching Characteristics
    10. 5.10 Switching Characteristics
    11. 5.11 Switching Characteristics
    12. 5.12 Switching Characteristics
    13. 5.13 Operating Characteristics
    14. 5.14 Typical Characteristics
  6. 6Parameter Measurement Information
  7. 7Detailed Description
    1. 7.1 Functional Block Diagram
    2. 7.2 Feature Description
    3. 7.3 Device Functional Modes
      1. 7.3.1 Logic Configurations
  8. 8Device and Documentation Support
    1. 8.1 Documentation Support
      1. 8.1.1 Related Documentation
    2. 8.2 Receiving Notification of Documentation Updates
    3. 8.3 Support Resources
    4. 8.4 Trademarks
    5. 8.5 Glossary
  9. 9Mechanical, Packaging, and Orderable Information

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

概要

AUP テクノロジは、バッテリ駆動機器またはバッテリ・バックアップ機器で使用するために設計された、業界で最も消費電力が小さい論理方式です。SN74AUP1T97 は、1.8V LVCMOS 信号に適合する入力スイッチング・レベルを持つロジック・レベル変換アプリケーション向けに設計されており、3.3V と 2.5V のどちらの VCC 単一電源でも動作します。

VCC 範囲が 2.3V~3.6V と広いため、システム動作中にバッテリ電圧が低下してもこの範囲で正常に動作できます。

シュミット・トリガ入力 (正と負の入力遷移の間隔 ΔVT = 210mV) により、スイッチング遷移時のノイズ耐性を向上させることができます。これは、アナログ・ミクスト・モード設計では特に便利です。シュミット・トリガ入力は入力ノイズを除去し、出力信号の整合性を確保し、遅い入力信号遷移を許容します。

SN74AUP1T97 は、A、B、C 入力を VCC またはグランドに接続することで、必要なゲート機能を実行するように簡単に設定できます (「機能選択」表を参照)。最大 9 つの一般的なロジック・ゲート機能を実行できます。

Ioff は、パワー・ダウン条件 (VCC = 0V) を可能にする機能であり、ポータブルおよびモバイル・アプリケーションで重要です。VCC = 0V の場合、0V~3.6V の範囲の信号をデバイスの入力と出力に印加できます。これらの条件でデバイスが損傷することはありません。

SN74AUP1T97 は、高駆動出力によるラインの反射、オーバーシュート、アンダーシュートを低減するため、4mA という最適化された電流駆動能力を持つように設計されています。

ダイをパッケージとして使用する NanoStar パッケージ技術は、IC パッケージの概念を大きく覆すものです。

製品情報
型番 パッケージ(1) 本体サイズ(公称)
SN74AUP1T97DBV SOT-23 (6) 2.9mm×1.6mm
SN74AUP1T97DCK SC70 (6) 2.0mm × 1.25mm
SN74AUP1T97DRY SON (6) 1.45mm × 1.0mm
SN74AUP1T97DSF SON (6) 1.0mm × 1.0mm
SN74AUP1T97YFP DSBGA (6) 1.0mm × 1.4mm
SN74AUP1T97YZP DSBGA (6) 1.75mm × 1.25mm
利用可能なすべてのパッケージについては、このデータシートの末尾にある注文情報を参照してください。
GUID-4C7C6F33-D095-4C18-86BC-79DEF41AB720-low.gif論理図 (正論理)