JAJSFS5D November   2018  – January 2024 SN74AXC8T245-Q1

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 概要
  5. ピン構成および機能
  6. 仕様
    1. 5.1  絶対最大定格
    2. 5.2  ESD 定格
    3. 5.3  推奨動作条件
    4. 5.4  熱に関する情報
    5. 5.5  電気的特性
    6. 5.6  スイッチング特性、VCCA = 0.7V
    7. 5.7  スイッチング特性、VCCA = 0.8V
    8. 5.8  スイッチング特性、VCCA = 0.9V
    9. 5.9  スイッチング特性、VCCA = 1.2V
    10. 5.10 スイッチング特性、VCCA = 1.5V
    11. 5.11 スイッチング特性、VCCA = 1.8V
    12. 5.12 スイッチング特性、VCCA = 2.5V
    13. 5.13 スイッチング特性、VCCA = 3.3V
    14. 5.14 動作特性:TA = 25℃
    15. 5.15 代表的特性
  7. パラメータ測定情報
  8. 詳細説明
    1. 7.1 概要
    2. 7.2 機能ブロック図
    3. 7.3 機能説明
      1. 7.3.1 0.65V~3.6V の昇圧変換と降圧変換
      2. 7.3.2 複数の方向制御ピン
      3. 7.3.3 Ioff により部分的パワーダウン モード動作をサポート
      4. 7.3.4 ウェッタブル・フランク
      5. 7.3.5 スタティック プルダウン抵抗内蔵の I/O
    4. 7.4 デバイスの機能モード
  9. アプリケーションと実装
    1. 8.1 アプリケーション情報
    2. 8.2 代表的なアプリケーション
      1. 8.2.1 設計要件
      2. 8.2.2 詳細な設計手順
      3. 8.2.3 アプリケーション曲線
    3. 8.3 電源に関する推奨事項
    4. 8.4 レイアウト
      1. 8.4.1 レイアウトのガイドライン
      2. 8.4.2 レイアウト例
  10. デバイスおよびドキュメントのサポート
    1. 9.1 ドキュメントのサポート
      1. 9.1.1 関連資料
    2. 9.2 ドキュメントの更新通知を受け取る方法
    3. 9.3 サポート・リソース
    4. 9.4 商標
    5. 9.5 静電気放電に関する注意事項
    6. 9.6 用語集
  11. 10改訂履歴
  12. 11メカニカル、パッケージ、および注文情報

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

パラメータ測定情報

特に記述のない限り、すべての入力パルスは、以下の特性を持つジェネレータで生成されます。

  • f =1MHz
  • Z0 = 50Ω
  • dv/dt ≦ 1ns/V

GUID-697A9F3C-87EC-4A50-BE65-E9A65A384322-low.gif
CL にはプローブと治具の容量が含まれます。
図 6-1 負荷回路
GUID-0A250A82-A8CC-46C4-B1C2-63615134BDC5-low.gif
入力が有効なロジック Low に駆動されたときの出力波形。
入力が有効なロジック High に駆動されたときの出力波形。
図 6-2 負荷回路の条件
GUID-AC787D8C-AE9D-4BE0-A4E7-43DF9C86636E-low.gif
VCCI は、入力ポートに関連付けられた電源ピンです。
VOH と VOL は、指定した RL、CL、S1 における標準出力電圧レベルです。
図 6-3 伝搬遅延
GUID-699A2856-243D-43A8-BE5D-1E3579EF31F7-low.gif
入力が有効なロジック Low に駆動されたときの出力波形。
入力が有効なロジック High に駆動されたときの出力波形。
VCCO は、出力ポートに関連付けられた電源ピンです。
VOH と VOL は、指定した RL、CL、S1 における標準出力電圧レベルです。
図 6-4 イネーブル時間とディセーブル時間