JAJSS64 November   2023 SN74LV3T97-EP

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 概要
  5. ピン構成および機能
  6. 仕様
    1. 5.1 絶対最大定格
    2. 5.2 ESD 定格
    3. 5.3 推奨動作条件
    4. 5.4 熱に関する情報
    5. 5.5 電気的特性
    6. 5.6 スイッチング特性
    7. 5.7 ノイズ特性
    8. 5.8 代表的特性
  7. パラメータ測定情報
  8. 詳細説明
    1. 7.1 概要
    2. 7.2 機能ブロック図
    3. 7.3 機能説明
      1. 7.3.1 CMOS シュミット・トリガ入力
      2. 7.3.2 平衡化された CMOS プッシュプル出力
      3. 7.3.3 クランプ・ダイオード構造
      4. 7.3.4 SCxT 拡張入力電圧
        1. 7.3.4.1 降圧変換
        2. 7.3.4.2 昇圧変換
    4. 7.4 デバイスの機能モード
      1. 7.4.1 ロジック構成
  9. アプリケーションと実装
    1. 8.1 アプリケーション情報
    2. 8.2 代表的なアプリケーション
      1. 8.2.1 設計要件
        1. 8.2.1.1 電源に関する考慮事項
        2. 8.2.1.2 入力に関する考慮事項
        3. 8.2.1.3 出力に関する考慮事項
      2. 8.2.2 詳細な設計手順
      3. 8.2.3 アプリケーション曲線
    3. 8.3 電源に関する推奨事項
    4. 8.4 レイアウト
      1. 8.4.1 レイアウトのガイドライン
      2. 8.4.2 レイアウト例
  10. デバイスおよびドキュメントのサポート
    1. 9.1 ドキュメントのサポート
      1. 9.1.1 関連資料
    2. 9.2 ドキュメントの更新通知を受け取る方法
    3. 9.3 サポート・リソース
    4. 9.4 商標
    5. 9.5 静電気放電に関する注意事項
    6. 9.6 用語集
  11. 10改訂履歴
  12. 11メカニカル、パッケージ、および注文情報

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

概要

SN74LV3T97-EP デバイスには、拡張電圧動作機能を備えた構成可能な複数の機能が搭載されており、レベル変換を可能にします。出力の状態は、3 ビット入力の 8 つのパターンによって決定されます。ユーザーはロジック機能を MUX、AND、OR、NAND、NOR、インバータ、ノンインバータに選択できます。出力レベルは電源電圧 (VCC) を基準としており、1.2V、1.8V、2.5V、3.3V、5V の CMOS レベルをサポートしています。

入力は、低電圧 CMOS 入力の昇圧変換 (例:1.2V 入力から 1.8V 出力、1.8V 入力から 3.3V 出力) をサポートするため、低スレッショルド回路を使って設計されています。また、5V 許容の入力ピンにより、降圧変換 (例:3.3V 入力から 2.5V 出力) が可能です。

パッケージ情報
部品番号パッケージ (1)パッケージ サイズ (2)本体サイズ (公称)(3)
SN74LV3T97-EPPW (TSSOP、14)5.00mm × 6.40mm5.00mm × 4.40mm
詳細については、セクション 11 を参照してください。
パッケージ・サイズ (長さ×幅) は公称値であり、該当する場合はピンも含まれます。
本体サイズ (長さ×幅) は公称値であり、ピンは含まれません。
GUID-20230831-SS0I-T65R-JF6S-8PZWSJC0SZP9-low.svg概略ロジック図