JAJSPI6J March   1994  – December 2022 SN74LVC4245A

PRODUCTION DATA  

  1. 特長
  2. アプリケーション
  3. 概要
  4. Revision History
  5. Pin Configuration and Functions
  6. Specifications
    1. 6.1  Absolute Maximum Ratings
    2. 6.2  Absolute Maximum Ratings
    3. 6.3  ESD Ratings
    4. 6.4  Recommended Operating Conditions
    5. 6.5  Recommended Operating Conditions
    6. 6.6  Thermal Information
    7. 6.7  Electrical Characteristics
    8. 6.8  Electrical Characteristics
    9. 6.9  Switching Characteristics
    10. 6.10 Operating Characteristics
    11. 6.11 Typical Characteristics
  7. Parameter Measurement Information
    1. 7.1 A Port
    2. 7.2 B Port
  8. Detailed Description
    1. 8.1 Overview
    2. 8.2 Functional Block Diagram
    3. 8.3 Feature Description
    4. 8.4 Device Functional Modes
  9. Application and Implementation
    1. 9.1 Application Information
    2. 9.2 Typical Application
      1. 9.2.1 Design Requirements
      2. 9.2.2 Detailed Design Procedure
      3. 9.2.3 Application Curves
  10. 10Power Supply Recommendations
    1. 10.1 Power-Up Consideration
  11. 11Layout
    1. 11.1 Layout Guidelines
    2. 11.2 Layout Example
  12. 12Device and Documentation Support
    1. 12.1 Documentation Support
      1. 12.1.1 Related Documentation
    2. 12.2 ドキュメントの更新通知を受け取る方法
    3. 12.3 サポート・リソース
    4. 12.4 Trademarks
    5. 12.5 静電気放電に関する注意事項
    6. 12.6 用語集
  13. 13Mechanical, Packaging, and Orderable Information

パッケージ・オプション

デバイスごとのパッケージ図は、PDF版データシートをご参照ください。

メカニカル・データ(パッケージ|ピン)
  • DW|24
  • DB|24
  • PW|24
サーマルパッド・メカニカル・データ
発注情報

概要

この 8 ビット (オクタル) 非反転バス・トランシーバは、2 つの独立した電源レールを搭載しています。B ポートには 3.3V に設定された VCCB、A ポートには 5V に設定された VCCA があります。これにより、3.3V 環境から 5V 環境への変換、およびその逆変換が可能になります。

SN74LVC4245A デバイスは、データ・バス間の非同期通信用に設計されています。このデバイスは、方向制御 (DIR) 入力の論理レベルに応じて、A バスから B バス、または B バスから A バスへデータを転送します。出力イネーブル (OE) 入力を使うと、このデバイスを無効化してバスを実質的に絶縁できます。制御回路 (DIR、OE) には、VCCA から電源が供給されます。

SN74LVC4245A デバイスの端子出力により、基板を再レイアウトすることなく、通常のすべて 3.3V またはすべて 5V の 20 端子 SN74LVC4245 デバイスに切り替えることができます。SN74LVC4245A デバイスのピン 2~11 および 14~23 のデータ・パスを使用して、従来の '245 端子出力と整合させます。

パッケージ情報 (1)
部品番号 パッケージ 本体サイズ (公称)
SN74LVC4245A DB (SSOP) (24) 8.20mm × 5.30mm
DW (SOIC、24) 15.40mm × 7.50mm
PW (TSSOP、24) 7.80mm × 4.40mm
利用可能なパッケージについては、このデータシートの末尾にある注文情報を参照してください。
GUID-C187A34B-7650-4C3E-B9FB-19E55B792EF3-low.gif概略回路図