JAJS443R August   2004  – October 2023 TL431 , TL432

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 概要
  5. 改訂履歴
  6. デバイス比較表
  7. ピン構成および機能
  8. 仕様
    1. 7.1  絶対最大定格
    2. 7.2  ESD 定格
    3. 7.3  熱に関する情報
    4. 7.4  推奨動作条件
    5. 7.5  電気的特性、TL431C、TL432C
    6. 7.6  電気的特性、TL431I、TL432I
    7. 7.7  電気的特性、TL431Q、TL432Q
    8. 7.8  電気的特性、TL431AC、TL432AC
    9. 7.9  電気的特性、TL431AI、TL432AI
    10. 7.10 電気的特性、TL431AQ、TL432AQ
    11. 7.11 電気的特性、TL431BC、TL432BC
    12. 7.12 電気的特性、TL431BI、TL432BI
    13. 7.13 電気的特性、TL431BQ、TL432BQ
    14. 7.14 代表的特性
  9. パラメータ測定情報
    1. 8.1 温度係数
    2. 8.2 ダイナミック・インピーダンス
  10. 詳細説明
    1. 9.1 概要
    2. 9.2 機能ブロック図
    3. 9.3 機能説明
    4. 9.4 デバイスの機能モード
      1. 9.4.1 開ループ (コンパレータ)
      2. 9.4.2 閉ループ
  11. 10アプリケーションと実装
    1. 10.1 アプリケーション情報
    2. 10.2 代表的なアプリケーション
      1. 10.2.1 基準電圧内蔵コンパレータ
        1. 10.2.1.1 設計要件
        2. 10.2.1.2 詳細な設計手順
          1. 10.2.1.2.1 基本動作
            1. 10.2.1.2.1.1 オーバードライブ
          2. 10.2.1.2.2 出力電圧およびロジック入力レベル
            1. 10.2.1.2.2.1 入力抵抗
        3. 10.2.1.3 アプリケーション曲線
      2. 10.2.2 シャント・レギュレータ / 基準電圧
        1. 10.2.2.1 設計要件
        2. 10.2.2.2 詳細な設計手順
          1. 10.2.2.2.1 出力 / カソード電圧の設定
          2. 10.2.2.2.2 総合精度
          3. 10.2.2.2.3 安定性
          4. 10.2.2.2.4 起動時間
        3. 10.2.2.3 アプリケーション曲線
    3. 10.3 システム例
    4. 10.4 電源に関する推奨事項
    5. 10.5 レイアウト
      1. 10.5.1 レイアウトのガイドライン
      2. 10.5.2 レイアウト例
  12. 11デバイスおよびドキュメントのサポート
    1. 11.1 デバイス命名規則
    2. 11.2 関連リンク
    3. 11.3 ドキュメントの更新通知を受け取る方法
    4. 11.4 サポート・リソース
    5. 11.5 商標
    6. 11.6 静電気放電に関する注意事項
    7. 11.7 用語集
  13. 12メカニカル、パッケージ、および注文情報

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

電気的特性、TL431C、TL432C

推奨動作条件範囲内、TA = 25℃ (特に記述のない限り)
パラメータ テスト回路 テスト条件 最小値 代表値 最大値 単位
Vref 基準電圧 図 8-1 を参照 VKA = Vref、IKA = 10mA 2440 2495 2550 mV
VI(dev) 全温度範囲にわたる基準入力電圧の偏差(1) 図 8-1 を参照 VKA = Vref、IKA = 10mA SOT23-3 および TL432 デバイス 6 16 mV
その他のデバイス 4 25 mV
ΔVref / ΔVKA カソード電圧変動に対する基準電圧変動の比率 図 8-2 を参照 IKA = 10mA ΔVKA = 10V - Vref -1.4 -2.7 mV/V
ΔVKA = 36V - 10V -1 -2 mV/V
Iref 基準入力電流 図 8-2 を参照 IKA = 10mA、R1 = 10kΩ、R2 = ∞ 2 4 μA
II(dev) 全温度範囲における基準入力電流の偏差(1) 図 8-2 を参照 IKA = 10mA、R1 = 10kΩ、R2 = ∞ 0.4 1.2 µA
Imin レギュレーションのための最小カソード電流 図 8-1 を参照 VKA = Vref 0.4 1 mA
Ioff オフ状態のカソード電流 図 8-3 を参照 VKA = 36V、Vref = 0 0.1 1 µA
|ZKA| ダイナミック・インピーダンス(2) 図 8-1 を参照 VKA = Vref、f ≦ 1kHz、
IKA = 1mA~100mA
0.2 0.5 Ω
偏差パラメータ VI(dev) および II(dev) は、定格温度範囲の全体において得られる、最大値と最小値との差で定義されます。VI(dev) の詳細、および平均温度係数との関係については、「温度係数」を参照してください。
ダイナミック・インピーダンスは、|ZKA| = ΔVKA/ΔIKA で定義されます。|ZKA| の詳細、および VKA との関係については、「ダイナミック・インピーダンス」を参照してください。