JAJSH86G April   2019  – November 2023 TMP61-Q1

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 概要
  5. デバイスの比較
  6. ピン構成および機能
  7. 仕様
    1. 6.1 絶対最大定格
    2. 6.2 ESD 定格
    3. 6.3 推奨動作条件
    4. 6.4 熱に関する情報
    5. 6.5 電気的特性
    6. 6.6 代表的特性
  8. 詳細説明
    1. 7.1 概要
    2. 7.2 機能ブロック図
    3. 7.3 機能説明
      1. 7.3.1 TMP61-Q1 の R-T 表
      2. 7.3.2 線形抵抗曲線
      3. 7.3.3 正温度係数 (PTC)
      4. 7.3.4 内蔵フェイルセーフ
    4. 7.4 デバイスの機能モード
  9. アプリケーションと実装
    1. 8.1 アプリケーション情報
    2. 8.2 AEC-Q200 認定
    3. 8.3 代表的なアプリケーション
      1. 8.3.1 サーミスタ・バイアス回路
        1. 8.3.1.1 設計要件
        2. 8.3.1.2 詳細な設計手順
          1. 8.3.1.2.1 コンパレータを使用した過熱保護
          2. 8.3.1.2.2 サーマル・フォールドバック
        3. 8.3.1.3 アプリケーション曲線
    4. 8.4 電源に関する推奨事項
    5. 8.5 レイアウト
      1. 8.5.1 レイアウトのガイドライン
      2. 8.5.2 レイアウト例
  10. デバイスおよびドキュメントのサポート
    1. 9.1 ドキュメントのサポート
      1. 9.1.1 関連資料
    2. 9.2 ドキュメントの更新通知を受け取る方法
    3. 9.3 サポート・リソース
    4. 9.4 商標
    5. 9.5 用語集
    6. 9.6 静電気放電に関する注意事項
  11. 10改訂履歴
  12. 11メカニカル、パッケージ、および注文情報

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

ピン構成および機能

GUID-BCC2723B-8CB6-48E3-B015-2E096946A117-low.gif図 5-1 DEC パッケージ2 ピン X1SON上面図
GUID-20231101-SS0I-KMDQ-3F4W-7X8HBFWTRSQF-low.svg
ID マークは、ID 領域のドットで識別され、ピン 1 を示します。
図 5-2 DYA パッケージ2 ピン SOT-5X3上面図
GUID-20231101-SS0I-GL4L-F6MJ-0XD9Z0GFQJFT-low.svg
正面図は、TO-92S の面取りした部分がユーザーに向くように記載しています。底面図は、ピンがページからとび出すように記載しています。
図 5-3 LPG パッケージ2 ピン TO-92S正面図、底面図
表 5-1 ピンの機能
ピンタイプ説明
名称番号
1サーミスタの (–) 端子と (+) 端子。正常に動作させるには、+ 端子が – 端子より高い電位になる正バイアスとします。
+2