JAJSRJ3D December   2012  – October 2023 TPD4E1B06

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 概要
  5. Revision History
  6. Pin Configuration and Functions
  7. Specifications
    1. 6.1 Absolute Maximum Ratings
    2. 6.2 ESD Ratings
    3. 6.3 Recommended Operating Conditions
    4. 6.4 Thermal Information
    5. 6.5 Electrical Characteristics
    6. 6.6 Typical Characteristics
  8. Detailed Description
    1. 7.1 Overview
    2. 7.2 Functional Block Diagram
    3. 7.3 Feature Description
      1. 7.3.1 Ultra Low Leakage Current 0.5 nA (Maximum)
      2. 7.3.2 Transient Protection for 4 I/O Lines
      3. 7.3.3 I/O Capacitance 0.7 pF (Typical)
      4. 7.3.4 Bi-Directional (ESD) Protection Diode Array
      5. 7.3.5 Low ESD Clamping Voltage
    4. 7.4 Device Functional Modes
  9. Application and Implementation
    1. 8.1 Application Information
    2. 8.2 Typical Application
      1. 8.2.1 Design Requirements
      2. 8.2.2 Detailed Design Procedure
        1. 8.2.2.1 Signal Range on IO1, IO2, IO3, and IO4 Pins
        2. 8.2.2.2 Operating Frequency
      3. 8.2.3 Application Curves
    3. 8.3 Layout
      1. 8.3.1 Layout Guidelines
      2. 8.3.2 Layout Examples
  10. Device and Documentation Support
    1. 9.1 ドキュメントの更新通知を受け取る方法
    2. 9.2 サポート・リソース
    3. 9.3 Trademarks
    4. 9.4 静電気放電に関する注意事項
    5. 9.5 用語集
  11. 10Mechanical, Packaging, and Orderable Information

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

概要

TPD4E1B06 は、4 チャネルの双方向静電気放電 (ESD) 保護ダイオード・アレイです。このデバイスは超低リーク電流 (0.5nA) を特長とし、高精度アナログ測定に適しています。±12kV 接触および ±15kV エアギャップに対する ESD 保護は、IEC 61000-4-2 レベル 4 要件を上回っています。TPD4E1B06 デバイスのライン容量は 0.7pF で、高精度アナログ、USB 2.0、イーサネット、SATA、LVDS、および 1394 の各インターフェイスに適しています。

パッケージ情報
部品番号パッケージ(1)パッケージ・サイズ(2)
TPD4E1B06DCK (SC70、6)2mm × 2.1mm
DRL (SOT、6)1.6mm × 1.6mm
利用可能なすべてのパッケージについては、データシートの末尾にある注文情報を参照してください。
パッケージ・サイズ (長さ×幅) は公称値であり、該当する場合はピンも含まれます。
GUID-1DDB571B-4936-4AFF-8F64-489DA29C1B89-low.gif概略回路図
GUID-2AE0CE5B-20C9-412A-8975-C7528817A7F1-low.gif機能ブロック図