JAJS234H MARCH   2007  – May 2019 TPS40192 , TPS40193

PRODUCTION DATA.  

  1. 特長
  2. アプリケーション
  3. 概要
    1.     Device Images
      1.      アプリケーション概略図
  4. 改訂履歴
  5. 概要(続き)
  6. Pin Configuration and Functions
    1.     Pin Functions
  7. Specifications
    1. 7.1 Absolute Maximum Ratings
    2. 7.2 ESD Ratings
    3. 7.3 Recommended Operating Conditions
    4. 7.4 Thermal Information
    5. 7.5 Electrical Characteristics
    6. 7.6 Dissipation Ratings
    7. 7.7 Typical Characteristics
  8. Detailed Description
    1. 8.1 Overview
    2. 8.2 Functional Block Diagram
    3. 8.3 Feature Description
      1. 8.3.1  Voltage Reference
      2. 8.3.2  Oscillator
      3. 8.3.3  UVLO
      4. 8.3.4  Enable Functionality
      5. 8.3.5  Start-Up Sequence and Timing
      6. 8.3.6  Selecting the Short Circuit Current
      7. 8.3.7  5-V Regulator
      8. 8.3.8  Prebias Start-Up
      9. 8.3.9  Drivers
      10. 8.3.10 Power Good
      11. 8.3.11 Thermal Shutdown
    4. 8.4 Device Functional Modes
      1. 8.4.1 Continuous Conduction Mode
      2. 8.4.2 Low-Quiescent Shutdown
  9. Application and Implementation
    1. 9.1 Application Information
    2. 9.2 Typical Application
      1. 9.2.1 Design Requirements
      2. 9.2.2 Detailed Design Procedure
        1. 9.2.2.1  Selecting the Switching Frequency
        2. 9.2.2.2  Inductor Selection
        3. 9.2.2.3  Output Capacitor Selection (C8)
        4. 9.2.2.4  Peak Current Rating of the Inductor
        5. 9.2.2.5  Input Capacitor Selection (C7)
        6. 9.2.2.6  MOSFET Switch Selection (Q1, Q2)
        7. 9.2.2.7  Boot Strap Capacitor
        8. 9.2.2.8  Input Bypass Capacitor (C6)
        9. 9.2.2.9  BP5 Bypass Capacitor (C5)
        10. 9.2.2.10 Input Voltage Filter Resistor (R11)
        11. 9.2.2.11 Short Circuit Protection (R9)
        12. 9.2.2.12 Feedback Compensation (Modeling the Power Stage)
        13. 9.2.2.13 Feedback Divider (R7, R8)
        14. 9.2.2.14 Error Amplifier Compensation (R6, R10, C1, C2, C3)
      3. 9.2.3 Application Curves
  10. 10Power Supply Recommendations
  11. 11Layout
    1. 11.1 Layout Guidelines
    2. 11.2 Layout Examples
  12. 12デバイスおよびドキュメントのサポート
    1. 12.1 デバイス・サポート
      1. 12.1.1 開発サポート
        1. 12.1.1.1 関連デバイス
      2. 12.1.2 デバイスの項目表記
    2. 12.2 ドキュメントのサポート
    3. 12.3 関連リンク
    4. 12.4 ドキュメントの更新通知を受け取る方法
    5. 12.5 コミュニティ・リソース
    6. 12.6 商標
    7. 12.7 静電気放電に関する注意事項
    8. 12.8 Glossary
  13. 13メカニカル、パッケージ、および注文情報

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

デバイスの項目表記

Table 7. 記号の定義

記号 説明
VIN(max) 最大動作入力電圧
VIN(min) 最小動作入力電圧
VIN(ripple) VIN上のピーク・ツー・ピークACリップル電圧
VOUT 対象出力電圧
VOUT(ripple) VOUT上のピーク・ツー・ピークACリップル電圧
IOUT(max) 最大動作負荷電流
IRIPPLE インダクタを流れるピーク・ツー・ピーク・リップル電流
IL(peak) インダクタを流れるピーク電流
IL(rms) インダクタを流れる2乗平均平方根電流
IRMS(Cin) 入力コンデンサを流れる2乗平均平方根電流
fSW スイッチング周波数
fCO 望ましい制御ループ・クロスオーバー周波数
AMOD PWMモジュレータの低周波数ゲイン(VOUT/VCONTROL)
VCONTROL PWM制御電圧(エラー・アンプの出力電圧VCOMP)
fRES L-Cフィルタの共振周波数
fESR 出力コンデンサのESRゼロ周波数
fP1 エラー・アンプ補償の最初の極周波数
fP2 エラー・アンプ補償の2番目の極周波数
fZ1 エラー・アンプ補償の最初のゼロ周波数
fZ2 エラー・アンプ補償の2番目のゼロ周波数
QG1 メインMOSFETの総ゲート電荷
QG2 同期整流MOSFETの総ゲート電荷
RDS(on)Q1 メインMOSFETの「オン」ドレイン-ソース間抵抗
RDS(on)Q2 同期整流MOSFETの「オン」ドレイン-ソース間抵抗
PQ1C(on) メイン・スイッチングMOSFETの伝導損失
PQ1SW メイン・スイッチングMOSFETのスイッチング損失
PQ2C(on) 同期整流MOSFETの伝導損失
QGD 同期整流MOSFETのゲート-ドレイン間電荷
QGS 同期整流MOSFETのゲート-ソース間電荷