JAJSCX2F january   2017  – may 2023 TPS65235-1

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 概要
  5. Revision History
  6. Pin Configuration and Functions
  7. Specifications
    1. 6.1 Absolute Maximum Ratings
    2. 6.2 ESD Ratings
    3. 6.3 Recommended Operating Conditions
    4. 6.4 Thermal Information
    5. 6.5 Electrical Characteristics
    6. 6.6 Timing Requirements
    7. 6.7 Typical Characteristics
  8. Detailed Description
    1. 7.1 Overview
    2. 7.2 Functional Block Diagram
    3. 7.3 Feature Description
      1. 7.3.1  Boost Converter
      2. 7.3.2  Linear Regulator and Current Limit
      3. 7.3.3  Boost Converter Current Limit
      4. 7.3.4  Charge Pump
      5. 7.3.5  Slew Rate Control
      6. 7.3.6  Short-Circuit Protection, Hiccup, and Overtemperature Protection
      7. 7.3.7  Tone Generation
      8. 7.3.8  Tone Detection
      9. 7.3.9  Audio Noise Rejection
      10. 7.3.10 Disable and Enable
      11. 7.3.11 Component Selection
        1. 7.3.11.1 Boost Inductor
        2. 7.3.11.2 Capacitor Selection
        3. 7.3.11.3 Surge Components
        4. 7.3.11.4 Consideration for Boost Filtering and LNB Noise
    4. 7.4 Device Functional Modes
    5. 7.5 Programming
      1. 7.5.1 Serial Interface Description
      2. 7.5.2 TPS65235-1 I2C Update Sequence
    6. 7.6 Register Maps
      1. 7.6.1 Control Register 1 (address = 0x00) [reset = 0x08]
      2. 7.6.2 Control Register 2 (address = 0x01) [reset = 0x09]
      3. 7.6.3 Status Register (address = 0x02) [reset = 0x29]
  9. Application and Implementation
    1. 8.1 Application Information
    2. 8.2 Typical Application
      1. 8.2.1 DiSEqc1.x Support
        1. 8.2.1.1 Design Requirements
        2. 8.2.1.2 Detailed Design Procedure
        3. 8.2.1.3 Application Curves
      2. 8.2.2 DiSEqc2.x Support
        1. 8.2.2.1 Design Requirements
        2. 8.2.2.2 Detailed Design Procedure
        3. 8.2.2.3 Application Curve
    3. 8.3 Power Supply Recommendations
    4. 8.4 Layout
      1. 8.4.1 Layout Guidelines
      2. 8.4.2 Layout Example
  10. Device and Documentation Support
    1. 9.1 Device Support
      1. 9.1.1 サード・パーティ製品に関する免責事項
    2. 9.2 Documentation Support
      1. 9.2.1 Related Documentation
    3. 9.3 ドキュメントの更新通知を受け取る方法
    4. 9.4 サポート・リソース
    5. 9.5 Trademarks
    6. 9.6 静電気放電に関する注意事項
    7. 9.7 用語集
  11. 10Mechanical, Packaging, and Orderable Information

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

概要

TPS65235-1 は、I2C インターフェイスを搭載したモノリシック電圧レギュレータで、アナログおよびデジタルの衛星放送受信機用に設計されており、13V~18V 電源および 22kHz トーン信号を、皿型アンテナの LNB ダウン・コンバータ、またはマルチスイッチ・ボックスへ供給します。このデバイスは、最小の部品数、低消費電力、単純な設計で、I2C 標準インターフェイスを備えた、包括的なソリューションを提供します。

TPS65235-1 は、電力効率が高いという特長があります。昇圧コンバータには 140mΩ のパワー MOSFET が内蔵されており、スイッチング周波数として 1MHz または 500kHz を選択できます。リニア・レギュレータでのドロップアウト電圧は 0.8V で、電力損失を最小化できます。TPS65235-1 は、複数の方法で 22kHz 信号を生成できます。プッシュプル出力段を備えた内蔵のリニア・レギュレータは、22kHz トーン信号を生成し、負荷がゼロのときでも出力に重畳されます。リニア・レギュレータの電流制限は、外付け抵抗により ±10% の精度でプログラム可能です。I2C で読み取られる幅広い診断情報をシステム監視に使用可能です。

TPS65235-1 は、特に VIN が VLNB 出力に近いか超えている場合、可聴周波数のノイズを回避するために、FCCM モードで特別な設計が使用されています。

TPS65235-1 は、22kHz トーン検出回路および出力インターフェイスにより、先進的な DiSEqC 2.x 規格をサポートしています。

パッケージ情報 (1)
部品番号 パッケージ 本体サイズ (公称)
TPS65235-1 RUK (WQFN、20) 3.00mm x 3.00mm
利用可能なパッケージについては、このデータシートの末尾にある注文情報を参照してください。
GUID-5FB428BF-71A4-4EC8-B467-249994A0ED02-low.gif 簡略回路図