JAJSHW5D
September 2009 – September 2019
TS3USB221E
PRODUCTION DATA.
1
特長
2
アプリケーション
3
概要
Device Images
ブロック図
概略回路図、各 FET スイッチ (SW)
4
改訂履歴
5
Pin Configuration and Functions
Pin Functions
6
Specifications
6.1
Absolute Maximum Ratings
6.2
ESD Ratings
6.3
Recommended Operating Conditions
6.4
Thermal Information
6.5
Electrical Characteristics
6.6
Dynamic Electrical Characteristics, VCC = 3.3 V ±10%
6.7
Dynamic Electrical Characteristics, VCC = 2.5 V ±10%
6.8
Switching Characteristics, VCC = 3.3 V ±10%
6.9
Switching Characteristics, VCC = 2.5 V ±10%
6.10
Typical Characteristics
7
Parameter Measurement Information
8
Detailed Description
8.1
Overview
8.2
Functional Block Diagram
8.3
Feature Description
8.3.1
Low Power Mode
8.4
Device Functional Modes
9
Application and Implementation
9.1
Application Information
9.2
Typical Application
9.2.1
Design Requirements
9.2.2
Detailed Design Procedure
9.2.3
Application Curves
10
Power Supply Recommendations
11
Layout
11.1
Layout Guidelines
11.2
Layout Example
12
デバイスおよびドキュメントのサポート
12.1
ドキュメントのサポート
12.1.1
関連資料
12.2
ドキュメントの更新通知を受け取る方法
12.3
サポート・リソース
12.4
商標
12.5
静電気放電に関する注意事項
12.6
Glossary
13
メカニカル、パッケージ、および注文情報
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
RSE|10
MPQF186D
DRC|10
MPDS117L
サーマルパッド・メカニカル・データ
DRC|10
QFND013N
発注情報
jajshw5d_oa
jajshw5d_pm
12.1.1
関連資料
関連資料については、以下を参照してください。
『低速またはフローティングCMOS入力の影響』
、
SCBA004
『高速レイアウトのガイドライン』
、
SCAA082
『USB 2.0基板の設計およびレイアウトのガイドライン』
、
SPRAAR7