JAJSU20A December   2023  – April 2024 UCC23525

ADVANCE INFORMATION  

  1.   1
  2. 特長
  3. アプリケーション
  4. 概要
  5. Pin Configuration and Function
  6. Specifications
    1. 5.1  Absolute Maximum Ratings
    2. 5.2  ESD Ratings
    3. 5.3  Recommended Operating Conditions
    4. 5.4  Thermal Information
    5. 5.5  Power Ratings
    6. 5.6  Insulation Specifications
    7. 5.7  Safety Limiting Values
    8. 5.8  Electrical Characteristics
    9. 5.9  Switching Characteristics
    10. 5.10 Thermal Derating Curves
    11. 5.11 Typical Characteristics
  7. Parameter Measurement Information
    1. 6.1 Propagation Delay, Rise Time and Fall Time
    2. 6.2 IOH and IOL Testing
    3. 6.3 CMTI Testing
  8. Detailed Description
    1. 7.1 Overview
    2. 7.2 Functional Block Diagram
    3. 7.3 Feature Description
      1. 7.3.1 Power Supply
      2. 7.3.2 Input Stage
      3. 7.3.3 Output Stage
      4. 7.3.4 Protection Features
        1. 7.3.4.1 Undervoltage Lockout (UVLO)
        2. 7.3.4.2 Active Pulldown
        3. 7.3.4.3 Short-Circuit Clamping
        4. 7.3.4.4 ESD Structure
    4. 7.4 Device Functional Modes
  9. Application and Implementation
    1. 8.1 Application Information
    2. 8.2 Typical Application
      1. 8.2.1 Design Requirements
      2. 8.2.2 Detailed Design Procedure
        1. 8.2.2.1 Selecting the Input Resistor
        2. 8.2.2.2 Gate Driver Output Resistor
        3. 8.2.2.3 Estimate Gate-Driver Power Loss
        4. 8.2.2.4 Estimating Junction Temperature
        5. 8.2.2.5 Selecting VDD Capacitor
  10. Power Supply Recommendations
  11. 10Layout
    1. 10.1 Layout Guidelines
    2. 10.2 Layout Example
    3. 10.3 PCB Material
  12. 11Device and Documentation Support
    1. 11.1 Device Support
      1. 11.1.1 サード・パーティ製品に関する免責事項
    2. 11.2 Documentation Support
      1. 11.2.1 Related Documentation
    3. 11.3 ドキュメントの更新通知を受け取る方法
    4. 11.4 サポート・リソース
    5. 11.5 Trademarks
    6. 11.6 静電気放電に関する注意事項
    7. 11.7 用語集
  13. 12Revision History
  14. 13Mechanical, Packaging, and Orderable Information
    1. 13.1 Package Option Addendum
    2. 13.2 Tape and Reel Information
    3. 13.3 Mechanical Data

デバイスごとのパッケージ図は、PDF版データシートをご参照ください。

メカニカル・データ(パッケージ|ピン)
  • DWY|6
サーマルパッド・メカニカル・データ

概要

UCC23525 ドライバは、IGBT、MOSFET、SiC MOSFET 用の、フォトカプラ互換、シングル チャネル絶縁型ゲート ドライバです。ソース 5A、シンク 5A のピーク電流を出力でき、5kVRMS強化絶縁定格を持っています。電源電圧範囲が 30V と高いため、バイポーラ電源を使用して IGBT および SiC パワー FET を効果的に駆動できます。UCC23525 は、ローサイドとハイサイドの両方のパワー FET を駆動できます。主な機能と特性は、標準的なオプトカプラ ベースのゲート ドライバに比べて性能と信頼性を大幅に向上させると同時に、回路設計とレイアウト設計の両方でピン互換性を維持しています。

特に、高い同相過渡耐性 (CMTI)、低伝搬遅延、小さなパルス幅歪みは、性能の大きな特長です。厳密なプロセス制御により、部品間スキューも小さくなっています。入力段はダイオード エミュレーション (e-diode) であり、フォトカプラ ゲート ドライバで使われている従来型 LED に比べて、長期的な信頼性と優れた経時特性を実現します。UCC23525 は、5kVRMS の強化絶縁定格に対応するストレッチ SO-6 パッケージで提供されます。ストレッチ SO-6 パッケージは、沿面距離と空間距離がどちらも >8.5mm であり、材料グループ I (比較トラッキング指数 (CTI) >600V のモールド コンパウンドを使用しています。

UCC23525 は高性能で信頼性が高いため、あらゆる種類のモータ ドライブ、ソーラー インバータ、産業用電源、家電機器に理想的です。高い温度で動作するため、従来のフォトカプラでは対応できなかったアプリケーションで活用する機会が広がります。

製品情報
部品番号 パッケージ (1) UVLO レベル
UCC23525CDWYR DWY (ストレッチ SO-6) 12V
供給されているすべてのパッケージについては、セクション 13 を参照してください。
GUID-20231214-SS0I-5XJG-6QCT-FSP500NTGTNJ-low.svg代表的なアプリケーション回路図