JAJU866A april   2022  – june 2023 TPSI2140-Q1

 

  1.   1
  2.   概要
  3.   商標
  4.   テキサス・インスツルメンツの高電圧評価基板 (TI HV EVM) におけるユーザーの安全のための一般的な指針
  5. 1はじめに
    1. 1.1 特長
    2. 1.2 アプリケーション
    3. 1.3 概要
  6. 2接続の説明
  7. 3試験装置
  8. 4推奨テスト構成
    1. 4.1 波形
    2. 4.2 S2 分圧器
  9. 5回路図
  10. 6PCB レイアウト
  11. 7部品表 (BOM)
  12. 8改訂履歴

接続の説明

表 2-2 に、入力 / 出力コネクタの概要を示します。表 2-2 にテスト・ポイントとジャンパを示します。

表 2-1 入力および出力コネクタの説明
コネクタ ラベル 概要
J1 HV+ 2次側正入力
J2 S2 電圧センス出力
J3 HV– 2次側負入力
J4 VDD 1 次

側電源

J5 GND 1 次

側 GND

J6 EN_EXTERNAL_ 外部

信号のイネーブル

表 2-2 テスト・ポイントとジャンパの説明
テスト・ポイント、ジャンパ ラベル 概要
TP1 VDD 1 次側電源のテスト・ポイント
TP2 EN EN テスト・ポイント
TP4 GND 1 次側グランド・テスト・ポイント
TP5 S1 抵抗チェーン後の 2 次側 HV+ 電圧
TP6 SM サーマル・ピン
TP7 S2 電圧センス出力のテスト・ポイント
TP8 HV- HV– 2 次側テスト・ポイント
J7 EN_EXTERNAL/EN/VDD VDD を EN に接続、

または EN を EN_EXT に接続します。VDD により EN が通知される代わりに、外部イネーブル信号を使用できます