KOKT056 September   2023 LMG3522R030 , TMS320F280049C

 

  1.   1
  2. 1머리말
  3. 2토폴로지 개요
  4. 3AC 손실 기술 과제
  5. 4AC 드롭아웃 솔루션
  6. 5결과
  7. 6참고 자료

토폴로지 개요

이 토폴로지는 단일 DC 차단 커패시터 C b 로 위상에서 180°로 작동하는 2상을사용하며, 2상 아키텍처에서 제공하는 리플 전류 취소를 활용하고 C b의 RMS(루트 평균 제곱) 전류 스트레스를 줄입니다. L b1 및 Lb2는 TCM 작동에 필요한 고주파 AC 리플 전류를 처리할 수 있도록 크기가 조정되어 [5]에 정의된 대로 TCM에 사용되는 인덕터에 필요한 DC 바이어스 부담을 제거합니다. Lb1 및 Lb2용 페라이트 코어를 사용하면 제로 전압 스위칭(ZVS)에 필요한 높은 플럭스 스윙이 있는 상태에서 낮은 손실이 보장됩니다. Lg1 및 Lg2는 Lb1 및 Lb2보다 값이 커서(약 10배 더 큼) 대부분의 고주파 전류가 입력 소스로 유입되는 것을 방지하고 결과적으로 EMI를 개선합니다. 또한 Lg1 및 Lg2에서 리플 전류가 감소하여‌‌‌‌ 저렴한 코어 물질을 사용할 수 있습니다. 그림 1에는 또한 인덕터 및 스위치 노드의 리플 전류 엔벨로프가 나와 있습니다.