Búferes de reloj

Simplifique el diseño de su estructura de reloj con nuestros búferes de reloj.

parametric-filterVer todos los productos
Nuestra amplia gama de búferes de reloj ofrece un rendimiento de baja fluctuación aditiva, baja desviación de salida y un amplio rango de temperaturas de funcionamiento para los formatos de salida estándar del sector, incluidos LVCMOS, LVDS, LVPECL y HSL. Estos búferes están optimizados para su uso en una amplia gama de aplicaciones orientadas al rendimiento y sensibles a los costos.

Buscar por categoría

Seleccionar por tipo de búfer

Búferes de extremo único

Optimice su diseño y genere varias copias de su fuente de reloj LVCMOS con nuestros búferes de extremo único fáciles de usar.

Búferes diferenciales

Genere múltiples frecuencias de salida para LVDS, LVPECL, HCSL y CML con nuestros búferes diferenciales.

Búferes configurables

Genere múltiples frecuencias de salida para una amplia gama de protocolos con nuestros búferes de reloj configurables (programables por pines).

Búferes especiales

Optimice el diseño de sistemas en aplicaciones industriales y de memoria con nuestra gama de búferes especiales con menor fluctuación aditiva, incluidos búferes de retardo cero, búferes de memoria DDR y búferes divisores.

Búferes de reloj destacados

LMKDB1108
Búferes de reloj

Búfer de reloj LP-HCSL de 8 salidas para interconexión de componentes periféricos express (PCle) de

Precio aprox. (USD) 1ku | 1.84

LMKDB1120
Búferes de reloj

Búfer de reloj de 20 salidas compatible con DB2000QL para PCIe de Gen 1 a Gen 6

Precio aprox. (USD) 1ku | 2.3

Recursos técnicos

Application note
Application note
How to Apply 1.8-V Signals to 3.3-V CDCLVC11xx Fanout Clock Buffer
Descubra cómo la familia CDCLVC11xx de búferes LVCMOS fanout de baja fluctuación admite señales de entrada con un nivel de tensión de hasta 1.8 V mediante la implementación de una red RC externa.
document-pdfAcrobat PDF
Application note
Application note
AC Coupling Between Differential LVPECL, LVDS, HSTL and CML (Rev. C)
Consulte en este informe de aplicación las técnicas de acoplamiento de CA que se utilizan para interconectar diferentes niveles lógicos, específicamente LVPECL, LVDS, HSTL y CML.
document-pdfAcrobat PDF
Application note
Application note
Clocking Design Guidelines: Unused Pins
Utilice estas directrices como complemento de la hoja de datos del dispositivo para obtener información detallada sobre los pines no utilizados del dispositivo. 
document-pdfAcrobat PDF