Latches tipo D

Registros de almacenamiento asíncronos de tipo D de un bit a 32 bits 

parametric-filterVer todos los productos
Resuelva los problemas comunes de la lógica asíncrona y la memoria, como la activación o desactivación de señales digitales o la retención de señales durante el reinicio, con nuestra gama de más de 180 bloqueos de tipo D. Se incluyen opciones de disparador Schmitt y dispositivos de 3 estados disponibles en configuraciones de 1 a 32 canales.

Buscar por categoría

Seleccione por especificación paramétrica

Bloqueos de tipo D destacados

SN74ACT573-Q1
Latches tipo D

Automotive octal D-type transparent latches with TTL-compatible CMOS inputs and 3-state outputs

Precio aprox. (USD) 1ku | 0.301

SN74AC573-Q1
Latches tipo D

Bloqueos octales transparentes de tipo D de calidad automotriz con salidas de 3 estados

Precio aprox. (USD) 1ku | 0.236

Ventajas de nuestros bloqueos de tipo D

checkmark

Entradas de disparador Schmitt

Nuestra nueva familia HCS incorpora entradas de disparador Schmitt que permiten una inmunidad superior al ruido. 

checkmark

Oferta de paquetes diversos

Encapsulados con y sin plomo disponibles con un número de pines que oscila entre los 6 y los 96. Flancos húmedos disponibles en encapsulados seleccionados. 

checkmark

Amplia gama de funciones de bloqueo de tipo D

Satisfaga sus necesidades de diseño con almacenamiento asíncrono y de un solo bit, de 1 a 32 canales y una frecuencia de reloj de hasta 250 MHz

Aplicaciones comunes de los bloqueos de tipo D

A veces es necesario activar o desactivar las señales digitales durante el funcionamiento del sistema. En este video se exploran las opciones para gestionar la salida cuando se desactiva una línea y se identifican los dispositivos lógicos que pueden realizar cada función.

Recursos técnicos

Application brief
Application brief
Understanding Schmitt Triggers (Rev. A)
La mayoría de los dispositivos CMOS, BiCMOS y TTL requieren flancos relativamente rápidos en las transiciones alta y baja de sus entradas. Si los bordes son demasiado lentos, pueden provocar una corriente excesiva, generar oscilaciones o pueden dañar el dispositivo.
document-pdfAcrobat PDF
Application brief
Application brief
Optimizing Board Space for Discrete LOGIC Designs Using Smallest Package Solutio (Rev. A)
El término “huella dual” aquí se refiere a la superposición de dos placas de apoyo de PCB para dos configuraciones de paquete diferentes. En entornos con suministro limitado, este es un excelente método para mitigar los problemas de suministro para nuevos diseños de tableros.
document-pdfAcrobat PDF
Application note
Application note
An Overview of Bus-Hold Circuit and the Applications (Rev. B)
Cuando se diseñan sistemas que incluyen dispositivos (CMOS), los diseñadores deben prestar especial atención a la condición de funcionamiento en la que todos los controladores de bus están en una condición inactiva de alta impedancia (triestado).
document-pdfAcrobat PDF