ホーム アンプ スペシャル・ファンクション・アンプ ライン・ドライバ

THS6182

アクティブ

低消費電力、ADSL と PLC ライン・ドライバ

製品詳細

Number of channels 2 Architecture DSL Line Driver, PLC Line Driver Total supply voltage (+5 V = 5, ±5 V = 10) (min) (V) 8 Total supply voltage (+5 V = 5, ±5 V = 10) (max) (V) 33 BW at Acl (MHz) 100 Acl, min spec gain (V/V) 1 Vn at flatband (typ) (nV√Hz) 3.2 Vn at 1 kHz (typ) (nV√Hz) 13 Iq per channel (typ) (mA) 11.5 Vos (offset voltage at 25°C) (max) (mV) 20 Rail-to-rail No Features Adjustable BW/IQ/IOUT, Shutdown Rating Catalog Operating temperature range (°C) -40 to 85 CMRR (typ) (dB) 54 Input bias current (max) (pA) 15000000 Offset drift (typ) (µV/°C) 50 GBW (typ) (MHz) 100 Iout (typ) (mA) 600 2nd harmonic (dBc) 88 3rd harmonic (dBc) 107 Frequency of harmonic distortion measurement (MHz) 1
Number of channels 2 Architecture DSL Line Driver, PLC Line Driver Total supply voltage (+5 V = 5, ±5 V = 10) (min) (V) 8 Total supply voltage (+5 V = 5, ±5 V = 10) (max) (V) 33 BW at Acl (MHz) 100 Acl, min spec gain (V/V) 1 Vn at flatband (typ) (nV√Hz) 3.2 Vn at 1 kHz (typ) (nV√Hz) 13 Iq per channel (typ) (mA) 11.5 Vos (offset voltage at 25°C) (max) (mV) 20 Rail-to-rail No Features Adjustable BW/IQ/IOUT, Shutdown Rating Catalog Operating temperature range (°C) -40 to 85 CMRR (typ) (dB) 54 Input bias current (max) (pA) 15000000 Offset drift (typ) (µV/°C) 50 GBW (typ) (MHz) 100 Iout (typ) (mA) 600 2nd harmonic (dBc) 88 3rd harmonic (dBc) 107 Frequency of harmonic distortion measurement (MHz) 1
HSOIC (DWP) 20 133.444125 mm² 12.825 x 10.405 SOIC (D) 16 59.4 mm² 9.9 x 6 SOIC (DW) 20 131.84 mm² 12.8 x 10.3 VQFN (RHF) 24 20 mm² 5 x 4
  • Low-Power Dissipation Increases ADSL Line Card Density
  • Low THD of -88 dBc (100 , 1 MHz)
  • Low MTPR Driving +20 dBm on the Line
    • -76 dBc With High Bias Setting
    • -74 dBc With Low Bias Setting
  • Wide Output Swing of 44 VPP Differential Into a 200- Differential Load (VCC = ±12 V)
  • High Output Current of 600 mA (Typ)
  • Wide Supply Voltage Range of ±5 V to ±15 V
  • Pin Compatible with EL1503C and EL1508C
    • Multiple Package Options
  • Multiple Power Control Modes
    • 11 mA/ch Full Bias Mode
    • 7.5 mA/ch Mid Bias Mode
    • 4 mA/ch Low Bias Mode
    • 0.25 mA/ch Shutdown Mode
    • IADJ Pin for User Controlled Bias Current
    • Stable Operation Down to 1.8 mA/ch
  • Low Noise for Increased Receiver Sensitivity
    • 3.2 nV/Hz Inverting Current Noise
  • APPLICATIONS
    • Ideal for Full Rate ADSL Applications

PowerPAD is a trademark of Texas Instruments.

  • Low-Power Dissipation Increases ADSL Line Card Density
  • Low THD of -88 dBc (100 , 1 MHz)
  • Low MTPR Driving +20 dBm on the Line
    • -76 dBc With High Bias Setting
    • -74 dBc With Low Bias Setting
  • Wide Output Swing of 44 VPP Differential Into a 200- Differential Load (VCC = ±12 V)
  • High Output Current of 600 mA (Typ)
  • Wide Supply Voltage Range of ±5 V to ±15 V
  • Pin Compatible with EL1503C and EL1508C
    • Multiple Package Options
  • Multiple Power Control Modes
    • 11 mA/ch Full Bias Mode
    • 7.5 mA/ch Mid Bias Mode
    • 4 mA/ch Low Bias Mode
    • 0.25 mA/ch Shutdown Mode
    • IADJ Pin for User Controlled Bias Current
    • Stable Operation Down to 1.8 mA/ch
  • Low Noise for Increased Receiver Sensitivity
    • 3.2 nV/Hz Inverting Current Noise
  • APPLICATIONS
    • Ideal for Full Rate ADSL Applications

PowerPAD is a trademark of Texas Instruments.

The THS6182 is a current feedback differential line driver ideal for full rate ADSL systems. Its extremely low-power dissipation is ideal for ADSL systems that must achieve high densities in ADSL central office rack applications. The unique architecture of the THS6182 allows the quiescent current to be much lower than existing line drivers while still achieving high linearity without the need for excess open loop gain. Fixed multiple bias settings of the amplifiers allow for enhanced power savings for line lengths where the full performance of the amplifier is not required. To allow for even more flexibility and power savings, an IADJ pin is available to further lower the bias currents while maintaining stable operation with as little as 1.8 mA per channel. The wide output swing of 44 VPP differentially with ±12-V power supplies allows for more dynamic headroom, keeping distortion at a minimum. With a low 3.2 nV/Hz inverting current noise, the THS6182 increases the sensitivity of the receive signals, allowing for better margins and reach.

The THS6182 is a current feedback differential line driver ideal for full rate ADSL systems. Its extremely low-power dissipation is ideal for ADSL systems that must achieve high densities in ADSL central office rack applications. The unique architecture of the THS6182 allows the quiescent current to be much lower than existing line drivers while still achieving high linearity without the need for excess open loop gain. Fixed multiple bias settings of the amplifiers allow for enhanced power savings for line lengths where the full performance of the amplifier is not required. To allow for even more flexibility and power savings, an IADJ pin is available to further lower the bias currents while maintaining stable operation with as little as 1.8 mA per channel. The wide output swing of 44 VPP differentially with ±12-V power supplies allows for more dynamic headroom, keeping distortion at a minimum. With a low 3.2 nV/Hz inverting current noise, the THS6182 increases the sensitivity of the receive signals, allowing for better margins and reach.

ダウンロード 字幕付きのビデオを表示 ビデオ

お客様が関心を持ちそうな類似品

open-in-new 代替品と比較
比較対象デバイスと類似の機能
THS6222 アクティブ 同相バッファ搭載、差動、広帯域、PLC と HPLC ライン・ドライバ Single port line driver for power line communication and DSL applications

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
5 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート Low-Power Dissipation ADSL Line Driver データシート (Rev. H) 2007年 6月 11日
e-Book(PDF) The Signal - オペアンプ設計ブログ集 英語版 2018年 3月 23日
アプリケーション・ノート Wireline Data Transmission and Reception 2010年 1月 27日
アプリケーション・ノート 高速オペアンプのノイズ解析 (Rev. A 翻訳版) 英語版 (Rev.A) 2007年 12月 5日
EVM ユーザー ガイド (英語) THS6182RHFEVM 2003年 8月 5日

設計と開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

評価ボード

THS6182DWEVM — THS6182DW 評価モジュール

ユーザー ガイド: PDF
シミュレーション・モデル

THS6182 PSpice Model (Rev. C)

SLOJ165C.ZIP (58 KB) - PSpice Model
シミュレーション・モデル

THS6182 TINA-TI Reference Design (Rev. C)

SLAC112C.TSC (98 KB) - TINA-TI Reference Design
シミュレーション・モデル

THS6182 TINA-TI Spice Model (Rev. A)

SLAM041A.ZIP (5 KB) - TINA-TI Spice Model
シミュレーション・ツール

PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®

PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル・ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。

設計とシミュレーション向けの環境である PSpice for TI (...)
シミュレーション・ツール

TINA-TI — SPICE ベースのアナログ・シミュレーション・プログラム

TINA-TI は、DC 解析、過渡解析、周波数ドメイン解析など、SPICE の標準的な機能すべてを搭載しています。TINA には多彩な後処理機能があり、結果を必要なフォーマットにすることができます。仮想計測機能を使用すると、入力波形を選択し、回路ノードの電圧や波形を仮想的に測定することができます。TINA の回路キャプチャ機能は非常に直観的であり、「クイックスタート」を実現できます。

TINA-TI をインストールするには、約 500MB が必要です。インストールは簡単です。必要に応じてアンインストールも可能です。(そのようなことはないと思いますが)

TINA は DesignSoft (...)

ユーザー ガイド: PDF
英語版 (Rev.A): PDF
パッケージ ピン数 ダウンロード
HSOIC (DWP) 20 オプションの表示
SOIC (D) 16 オプションの表示
SOIC (DW) 20 オプションの表示
VQFN (RHF) 24 オプションの表示

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 材質成分
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブの拠点
  • 組み立てを実施した拠点

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ