ホーム パワー・マネージメント AC/DC と DC/DC の各コントローラ (外部 FET)

クワッド・パルス幅変調 (PWM) 制御回路

製品詳細

Operating temperature range (°C) -20 to 75 Rating Catalog
Operating temperature range (°C) -20 to 75 Rating Catalog
LQFP (PT) 48 81 mm² 9 x 9
  • High-Speed Drive Controller for PNP Power Transistor
  • Internal-Regulator Provides a Stable 1.5 V Reference Supply
  • Low Start-Up Voltage 3.1 V
  • Internal Short-Circuit Protection
  • Internal Undervoltage Lockout Protection
  • Internal Shut-Down Circuit by Channel
  • Controllable Base Current of External Transistor

  • High-Speed Drive Controller for PNP Power Transistor
  • Internal-Regulator Provides a Stable 1.5 V Reference Supply
  • Low Start-Up Voltage 3.1 V
  • Internal Short-Circuit Protection
  • Internal Undervoltage Lockout Protection
  • Internal Shut-Down Circuit by Channel
  • Controllable Base Current of External Transistor

The TL1464I incorporates on a single monolithic chip all the functions required in the construction of a pulse-width-modulation control circuit. Designed primarily for power supply control, the TL1464I contains an on-chip 1.5 V regulator, four error amplifiers, an oscillator, two dead-time comparators, undervoltage lockout circuitry, short circuit protection, standby control circuitry, and output circuits.

The external speed-up capacitors provide exceptional rise and fall time performance for the PNP power transistor.

The TL1464I operates from 3.1 V supply voltage and 2 pair of four-outputs (CH-1/CH-3, CH-2/CH-4 the same period) at the inverse phase of each other. As a result, the TL1464I provides high-efficiency power supply.

The TL1464I incorporates on a single monolithic chip all the functions required in the construction of a pulse-width-modulation control circuit. Designed primarily for power supply control, the TL1464I contains an on-chip 1.5 V regulator, four error amplifiers, an oscillator, two dead-time comparators, undervoltage lockout circuitry, short circuit protection, standby control circuitry, and output circuits.

The external speed-up capacitors provide exceptional rise and fall time performance for the PNP power transistor.

The TL1464I operates from 3.1 V supply voltage and 2 pair of four-outputs (CH-1/CH-3, CH-2/CH-4 the same period) at the inverse phase of each other. As a result, the TL1464I provides high-efficiency power supply.

ダウンロード 字幕付きのビデオを表示 ビデオ

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
1 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート Quad Pulse-Width-Modulation Control Circuit データシート 2000年 2月 16日

設計と開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

パッケージ ピン数 ダウンロード
LQFP (PT) 48 オプションの表示

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 材質成分
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブの拠点
  • 組み立てを実施した拠点

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ