データシート
TLC5540
- 8-Bit Resolution
- Differential Linearity Error
- ±0.3 LSB Typ, ±1 LSB Max (25°C)
- ±1 LSB Max
- Integral Linearity Error
- ±0.6 LSB, ±0.75 LSB Max (25°C)
- ±1 LSB Max
- Maximum Conversion Rate of 40 Megasamples Per Second (MSPS) Max
- Internal Sample and Hold Function
- 5-V Single Supply Operation
- Low Power Consumption...85 mW Typ
- Analog Input Bandwidth...≥75 MHz Typ
- Internal Reference Voltage Generators
- applications
- Quadrature Amplitude Modulation (QAM) and Quadrature Phase Shift Keying (QPSK) Demodulators
- Digital Television
- Charge-Coupled Device (CCD) Scanners
- Video Conferencing
- Digital Set-Top Box
- Digital Down Converters
- High-Speed Digital Signal Processor Front End
The TLC5540 is a high-speed, 8-bit analog-to-digital converter (ADC) that converts at sampling rates up to 40 megasamples per second (MSPS). Using a semiflash architecture and CMOS process, the TLC5540 is able to convert at high speeds while still maintaining low power consumption and cost. The analog input bandwidth of 75 MHz (typ) makes this device an excellent choice for undersampling applications. Internal resistors are provided to generate 2-V full-scale reference voltages from a 5-V supply, thereby reducing external components. The digital outputs can be placed in a high impedance mode. The TLC5540 requires only a single 5-V supply for operation.
技術資料
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
9 をすべて表示 種類 | タイトル | 最新の英語版をダウンロード | 日付 | |||
---|---|---|---|---|---|---|
* | データシート | TLC5540: 8-Bit High-Speed Analog-to-Digital Converter データシート (Rev. D) | 2004年 4月 19日 | |||
アプリケーション・ノート | Driving High-Speed ADCs: Circuit Topologies and System-Level Parameters (英語) (Rev. A) | 2010年 9月 10日 | ||||
アプリケーション・ノート | Smart Selection of ADC/DAC Enables Better Design of Software-Defined Radio | 2009年 4月 28日 | ||||
アプリケーション・ノート | CDCE62005 as Clock Solution for High-Speed ADCs | 2008年 9月 4日 | ||||
アプリケーション・ノート | CDCE72010 as a Clocking Solution for High-Speed Analog-to-Digital Converters | 2008年 6月 8日 | ||||
アプリケーション・ノート | Phase Noise Performance and Jitter Cleaning Ability of CDCE72010 | 2008年 6月 2日 | ||||
ユーザー・ガイド | TLC5540/TLC5510/TLC5510A EVM (Rev. D) | 2002年 7月 29日 | ||||
アプリケーション・ノート | Interfacing the TLC5540 Analog To Digital Converter to the TMS320C203-80 DSP | 1998年 3月 1日 | ||||
アプリケーション・ノート | Interfacing A/D Converters TLC5540/10 to the DSKplus DSP Starter Kit TMS320C54x | 1997年 4月 1日 |
設計と開発
その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。
シミュレーション・ツール
PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®
PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル・ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。
設計とシミュレーション向けの環境である PSpice for TI (...)
設計とシミュレーション向けの環境である PSpice for TI (...)
パッケージ | ピン数 | ダウンロード |
---|---|---|
SOP (NS) | 24 | オプションの表示 |
TSSOP (PW) | 24 | オプションの表示 |
購入と品質
記載されている情報:
- RoHS
- REACH
- デバイスのマーキング
- リード端子の仕上げ / ボールの原材料
- MSL 定格 / ピーク リフロー
- MTBF/FIT 推定値
- 材質成分
- 認定試験結果
- 継続的な信頼性モニタ試験結果
記載されている情報:
- ファブの拠点
- 組み立てを実施した拠点