인터페이스 RS-485 및 RS-422 트랜시버

SN65HVD30-EP

활성

EP(Enhanced Product) 3.3V 전이중 Rs-485 드라이버 및 리시버

제품 상세 정보

Number of receivers 1 Number of transmitters 1 Duplex Full Supply voltage (nom) (V) 3.3 Signaling rate (max) (MBits) 25 Fault protection (V) -9 to 14 Common-mode range (V) -7 to 12 Number of nodes 256 Isolated No Supply current (max) (µA) 2100 Rating HiRel Enhanced Product Operating temperature range (°C) -55 to 125
Number of receivers 1 Number of transmitters 1 Duplex Full Supply voltage (nom) (V) 3.3 Signaling rate (max) (MBits) 25 Fault protection (V) -9 to 14 Common-mode range (V) -7 to 12 Number of nodes 256 Isolated No Supply current (max) (µA) 2100 Rating HiRel Enhanced Product Operating temperature range (°C) -55 to 125
SOIC (D) 8 29.4 mm² 4.9 x 6
  • 1/8 Unit-Load Option Available (up to 256 Nodes
    on the Bus)
  • Bus-Pin ESD Protection Exceeds 15 kV HBM
  • Optional Driver Output Transition Times for
    Signaling Rates(1) of 1 Mbps, 5 Mbps, and
    25 Mbps
  • Low-Current Standby Mode: <1 µA
  • Glitch-Free Power-Up and Power-Down Protection
    for Hot-Plugging Applications
  • 5-V Tolerant Inputs
  • Bus Idle, Open, and Short-Circuit Fail Safe
  • Driver Current Limiting and Thermal Shutdown
  • Meet or Exceed the Requirements of ANSI
    TIA/EIA-485-A and RS-422 Compatible
  • 1/8 Unit-Load Option Available (up to 256 Nodes
    on the Bus)
  • Bus-Pin ESD Protection Exceeds 15 kV HBM
  • Optional Driver Output Transition Times for
    Signaling Rates(1) of 1 Mbps, 5 Mbps, and
    25 Mbps
  • Low-Current Standby Mode: <1 µA
  • Glitch-Free Power-Up and Power-Down Protection
    for Hot-Plugging Applications
  • 5-V Tolerant Inputs
  • Bus Idle, Open, and Short-Circuit Fail Safe
  • Driver Current Limiting and Thermal Shutdown
  • Meet or Exceed the Requirements of ANSI
    TIA/EIA-485-A and RS-422 Compatible

The SN65HVD3x-EP devices are 3-state differential line drivers and differential-input line receivers that operate with 3-V power supply.

Each driver and receiver has separate input and output pins for full-duplex bus communication designs. They are designed for balanced transmission lines and interoperation with ANSI TIA/EIA-485A, TIA/EIA-422-B, ITU-T v.11, and ISO 8482:1993 standard-compliant devices.

The SN65HVD30, SN65HVD31, and SN65HVD32 are fully enabled with no external enabling pins.

The SN65HVD33, SN65HVD34, and SN65HVD35 have active-high driver enables and active-low receiver enables. A low (less than 1 µA) standby current can be achieved by disabling both the driver and receiver.

All devices are characterized for operation from –55°C to 125°C.

The SN65HVD3x-EP devices are 3-state differential line drivers and differential-input line receivers that operate with 3-V power supply.

Each driver and receiver has separate input and output pins for full-duplex bus communication designs. They are designed for balanced transmission lines and interoperation with ANSI TIA/EIA-485A, TIA/EIA-422-B, ITU-T v.11, and ISO 8482:1993 standard-compliant devices.

The SN65HVD30, SN65HVD31, and SN65HVD32 are fully enabled with no external enabling pins.

The SN65HVD33, SN65HVD34, and SN65HVD35 have active-high driver enables and active-low receiver enables. A low (less than 1 µA) standby current can be achieved by disabling both the driver and receiver.

All devices are characterized for operation from –55°C to 125°C.

다운로드 스크립트와 함께 비디오 보기 동영상

기술 문서

star =TI에서 선정한 이 제품의 인기 문서
검색된 결과가 없습니다. 검색어를 지우고 다시 시도하십시오.
모두 보기4
유형 직함 날짜
* Data sheet SN65HVD3x-EP 3.3-V Full-Duplex RS-485 Drivers And Receivers datasheet (Rev. E) PDF | HTML 2015/09/30
* VID SN65HVD30-EP VID V6206634 2016/06/21
* VID SN65HVD30-EP VID V6206634 2016/06/21
* Radiation & reliability report SN65HVD30MDREP Reliability Report 2015/11/19

설계 및 개발

추가 조건 또는 필수 리소스는 사용 가능한 경우 아래 제목을 클릭하여 세부 정보 페이지를 확인하세요.

시뮬레이션 툴

PSPICE-FOR-TI — TI 설계 및 시뮬레이션 툴용 PSpice®

TI용 PSpice®는 아날로그 회로의 기능을 평가하는 데 사용되는 설계 및 시뮬레이션 환경입니다. 완전한 기능을 갖춘 이 설계 및 시뮬레이션 제품군은 Cadence®의 아날로그 분석 엔진을 사용합니다. 무료로 제공되는 TI용 PSpice에는 아날로그 및 전력 포트폴리오뿐 아니라 아날로그 행동 모델에 이르기까지 업계에서 가장 방대한 모델 라이브러리 중 하나가 포함되어 있습니다.

TI 설계 및 시뮬레이션 환경용 PSpice는 기본 제공 라이브러리를 이용해 복잡한 혼합 신호 설계를 시뮬레이션할 수 있습니다. 레이아웃 및 제작에 (...)
시뮬레이션 툴

TINA-TI — SPICE 기반 아날로그 시뮬레이션 프로그램

TINA-TI provides all the conventional DC, transient and frequency domain analysis of SPICE and much more. TINA has extensive post-processing capability that allows you to format results the way you want them. Virtual instruments allow you to select input waveforms and probe circuit nodes voltages (...)
사용 설명서: PDF
패키지 다운로드
SOIC (D) 8 옵션 보기

주문 및 품질

포함된 정보:
  • RoHS
  • REACH
  • 디바이스 마킹
  • 납 마감/볼 재질
  • MSL 등급/피크 리플로우
  • MTBF/FIT 예측
  • 물질 성분
  • 인증 요약
  • 지속적인 신뢰성 모니터링
포함된 정보:
  • 팹 위치
  • 조립 위치

권장 제품에는 본 TI 제품과 관련된 매개 변수, 평가 모듈 또는 레퍼런스 디자인이 있을 수 있습니다.

지원 및 교육

TI 엔지니어의 기술 지원을 받을 수 있는 TI E2E™ 포럼

콘텐츠는 TI 및 커뮤니티 기고자에 의해 "있는 그대로" 제공되며 TI의 사양으로 간주되지 않습니다. 사용 약관을 참조하십시오.

품질, 패키징, TI에서 주문하는 데 대한 질문이 있다면 TI 지원을 방문하세요. ​​​​​​​​​​​​​​

동영상