제품 상세 정보

Technology family LS Function Digital Multiplexer Configuration 4:1 Number of channels 2 Operating temperature range (°C) 0 to 70 Rating Catalog
Technology family LS Function Digital Multiplexer Configuration 4:1 Number of channels 2 Operating temperature range (°C) 0 to 70 Rating Catalog
PDIP (N) 16 181.42 mm² 19.3 x 9.4 SOIC (D) 16 59.4 mm² 9.9 x 6 SOP (NS) 16 79.56 mm² 10.2 x 7.8
  • Permits Multiplexing from N lines to 1 line
  • Performs Parallel-to-Serial Conversion
  • Strobe (Enable) Line Provided for Cascading (N lines to n lines)
  • High-Fan-Out, Low-Impedance, Totem-Pole Outputs
  • Fully Compatible with most TTL Circuits

  • Permits Multiplexing from N lines to 1 line
  • Performs Parallel-to-Serial Conversion
  • Strobe (Enable) Line Provided for Cascading (N lines to n lines)
  • High-Fan-Out, Low-Impedance, Totem-Pole Outputs
  • Fully Compatible with most TTL Circuits

Each of these monolithic, data selectors/multiplexers contains inverters and drivers to supply fully complementary, on-chip, binary decoding data selection to the AND-OR gates. Separator strobe inputs are provided for each of the two four-time sections.

Each of these monolithic, data selectors/multiplexers contains inverters and drivers to supply fully complementary, on-chip, binary decoding data selection to the AND-OR gates. Separator strobe inputs are provided for each of the two four-time sections.

다운로드 스크립트와 함께 비디오 보기 동영상

관심 가지실만한 유사 제품

open-in-new 대안 비교
다른 핀 출력을 지원하지만 비교 대상 장치와 동일한 기능
CD74HCT153 활성 고속 CMOS 로직 듀얼 4입력 멀티플렉서 Voltage range (4.5V to 5.5V), average drive strength (4mA), average propagation delay (22ns)
비교 대상 장치와 유사한 기능
CD74ACT151 활성 8입력 멀티플렉서 Voltage range (4.5V to 5.5V), average drive strength (24mA), average propagation delay (8ns)

기술 자료

star =TI에서 선정한 이 제품의 인기 문서
검색된 결과가 없습니다. 검색어를 지우고 다시 시도하십시오.
10개 모두 보기
유형 직함 날짜
* Data sheet Dual 4-Line To 1-Line Data Selectors/Multiplexers datasheet (Rev. A) 2007/05/08
Selection guide Logic Guide (Rev. AB) 2017/06/12
Application note Understanding and Interpreting Standard-Logic Data Sheets (Rev. C) 2015/12/02
User guide LOGIC Pocket Data Book (Rev. B) 2007/01/16
Application note Semiconductor Packing Material Electrostatic Discharge (ESD) Protection 2004/07/08
Application note TI IBIS File Creation, Validation, and Distribution Processes 2002/08/29
Application note Designing With Logic (Rev. C) 1997/06/01
Application note Designing with the SN54/74LS123 (Rev. A) 1997/03/01
Application note Input and Output Characteristics of Digital Integrated Circuits 1996/10/01
Application note Live Insertion 1996/10/01

설계 및 개발

추가 조건 또는 필수 리소스는 사용 가능한 경우 아래 제목을 클릭하여 세부 정보 페이지를 확인하세요.

평가 보드

14-24-LOGIC-EVM — 14핀~24핀 D, DB, DGV, DW, DYY, NS 및 PW 패키지용 로직 제품 일반 평가 모듈

14-24-LOGIC-EVM 평가 모듈(EVM)은 14핀~24핀 D, DW, DB, NS, PW, DYY 또는 DGV 패키지에 있는 모든 로직 장치를 지원하도록 설계되었습니다.

사용 설명서: PDF | HTML
TI.com에서 구매 불가
패키지 CAD 기호, 풋프린트 및 3D 모델
PDIP (N) 16 Ultra Librarian
SOIC (D) 16 Ultra Librarian
SOP (NS) 16 Ultra Librarian

주문 및 품질

포함된 정보:
  • RoHS
  • REACH
  • 디바이스 마킹
  • 납 마감/볼 재질
  • MSL 등급/피크 리플로우
  • MTBF/FIT 예측
  • 물질 성분
  • 인증 요약
  • 지속적인 신뢰성 모니터링
포함된 정보:
  • 팹 위치
  • 조립 위치

지원 및 교육

TI 엔지니어의 기술 지원을 받을 수 있는 TI E2E™ 포럼

콘텐츠는 TI 및 커뮤니티 기고자에 의해 "있는 그대로" 제공되며 TI의 사양으로 간주되지 않습니다. 사용 약관을 참조하십시오.

품질, 패키징, TI에서 주문하는 데 대한 질문이 있다면 TI 지원을 방문하세요. ​​​​​​​​​​​​​​

동영상