인터페이스 I2C & I3C ICs I2C 범용 I/O(GPIO)

TCA6418E

활성

인터럽트, 리셋 및 구성 레지스터를 지원하는 18비트 1.65~3.6V I2C/SMBus I/O 확장기

제품 상세 정보

Number of I/Os 18 Features 1-MHz maximum frequency, Configuration registers, Interrupt pin, Reset pin Supply voltage (min) (V) 1.65 Supply voltage (max) (V) 3.6 Addresses 1 Rating Catalog Frequency (max) (MHz) 1 Operating temperature range (°C) -40 to 85
Number of I/Os 18 Features 1-MHz maximum frequency, Configuration registers, Interrupt pin, Reset pin Supply voltage (min) (V) 1.65 Supply voltage (max) (V) 3.6 Addresses 1 Rating Catalog Frequency (max) (MHz) 1 Operating temperature range (°C) -40 to 85
DSBGA (YFP) 25 6.75999999999999792000000000000016 mm² 2.5999999999999996 x 2.5999999999999996
  • Operating Power-Supply Voltage Range of 1.65 V to 3.6 V
  • 18 GPIOs Configurable as Inputs or Outputs
  • ESD Protection Exceeds JESD 22 on Non-GPIO Pins
    • 2000-V Human Body Model (A114-A)
    • 1000-V Charged Device Model (C101)
  • Low Standby (Idle) Current Consumption: 3 µA
  • Supports 1-MHz Fast Mode Plus I2C Bus
  • Open-Drain Active-Low Interrupt Output, Asserted When Key is Pressed
    or Key is Released
  • Selectable Debounce Time of 50 µs
  • Schmitt-Trigger Action Allows Slow Input Transition and
    Better Switching Noise Immunity at the SCL and SDA Inputs:
    Typical Vhys at 1.8 V is 0.18 V
  • Latch-Up Performance Exceeds 200 mA Per JESD 78, Class II
  • Very Small Package
    • WCSP (YFP): 2 mm × 2 mm; 0.4 mm pitch
  • Operating Power-Supply Voltage Range of 1.65 V to 3.6 V
  • 18 GPIOs Configurable as Inputs or Outputs
  • ESD Protection Exceeds JESD 22 on Non-GPIO Pins
    • 2000-V Human Body Model (A114-A)
    • 1000-V Charged Device Model (C101)
  • Low Standby (Idle) Current Consumption: 3 µA
  • Supports 1-MHz Fast Mode Plus I2C Bus
  • Open-Drain Active-Low Interrupt Output, Asserted When Key is Pressed
    or Key is Released
  • Selectable Debounce Time of 50 µs
  • Schmitt-Trigger Action Allows Slow Input Transition and
    Better Switching Noise Immunity at the SCL and SDA Inputs:
    Typical Vhys at 1.8 V is 0.18 V
  • Latch-Up Performance Exceeds 200 mA Per JESD 78, Class II
  • Very Small Package
    • WCSP (YFP): 2 mm × 2 mm; 0.4 mm pitch

The TCA6418E is a 18 channel GPIO expansion device with integrated ESD protection. It can operate from 1.65 V to 3.6 V and has 18 general purpose inputs/outputs (GPIO) that can be used via the I2C interface [serial clock (SCL), serial data (SDA)].

The major benefit of this device is it frees up the processor from having to individually monitor changes in multiple inputs and also frees up the GPIOs on the processor to drive other outputs.. This provides power and bandwidth savings. The TCA6418E is also ideal for usage with processors that have limited GPIOs.

The TCA6418E is a 18 channel GPIO expansion device with integrated ESD protection. It can operate from 1.65 V to 3.6 V and has 18 general purpose inputs/outputs (GPIO) that can be used via the I2C interface [serial clock (SCL), serial data (SDA)].

The major benefit of this device is it frees up the processor from having to individually monitor changes in multiple inputs and also frees up the GPIOs on the processor to drive other outputs.. This provides power and bandwidth savings. The TCA6418E is also ideal for usage with processors that have limited GPIOs.

다운로드 스크립트와 함께 비디오 보기 동영상

기술 문서

star =TI에서 선정한 이 제품의 인기 문서
검색된 결과가 없습니다. 검색어를 지우고 다시 시도하십시오.
모두 보기6
유형 직함 날짜
* Data sheet I2C Controlled 18 Channel GPIO Expander datasheet 2012/09/05
Application note I2C Dynamic Addressing 2019/04/25
Application note Choosing the Correct I2C Device for New Designs PDF | HTML 2016/09/07
Application note Understanding the I2C Bus PDF | HTML 2015/06/30
Application note Maximum Clock Frequency of I2C Bus Using Repeaters 2015/05/15
Application note I2C Bus Pull-Up Resistor Calculation PDF | HTML 2015/02/13

설계 및 개발

추가 조건 또는 필수 리소스는 사용 가능한 경우 아래 제목을 클릭하여 세부 정보 페이지를 확인하세요.

설계 툴

I2C-DESIGNER — I2C 디자이너 툴

Use the I2C Designer tool to quickly resolve conflicts in addressing, voltage level and frequency in I2C based designs. Enter master and slave inputs to automatically generate an I2C tree or easily build a custom solution. This tool will help designers save time and comply with the I2C standard (...)
시뮬레이션 툴

PSPICE-FOR-TI — TI 설계 및 시뮬레이션 툴용 PSpice®

TI용 PSpice®는 아날로그 회로의 기능을 평가하는 데 사용되는 설계 및 시뮬레이션 환경입니다. 완전한 기능을 갖춘 이 설계 및 시뮬레이션 제품군은 Cadence®의 아날로그 분석 엔진을 사용합니다. 무료로 제공되는 TI용 PSpice에는 아날로그 및 전력 포트폴리오뿐 아니라 아날로그 행동 모델에 이르기까지 업계에서 가장 방대한 모델 라이브러리 중 하나가 포함되어 있습니다.

TI 설계 및 시뮬레이션 환경용 PSpice는 기본 제공 라이브러리를 이용해 복잡한 혼합 신호 설계를 시뮬레이션할 수 있습니다. 레이아웃 및 제작에 (...)
시뮬레이션 툴

TINA-TI — SPICE 기반 아날로그 시뮬레이션 프로그램

TINA-TI provides all the conventional DC, transient and frequency domain analysis of SPICE and much more. TINA has extensive post-processing capability that allows you to format results the way you want them. Virtual instruments allow you to select input waveforms and probe circuit nodes voltages (...)
사용 설명서: PDF
패키지 다운로드
DSBGA (YFP) 25 옵션 보기

주문 및 품질

포함된 정보:
  • RoHS
  • REACH
  • 디바이스 마킹
  • 납 마감/볼 재질
  • MSL 등급/피크 리플로우
  • MTBF/FIT 예측
  • 물질 성분
  • 인증 요약
  • 지속적인 신뢰성 모니터링
포함된 정보:
  • 팹 위치
  • 조립 위치

권장 제품에는 본 TI 제품과 관련된 매개 변수, 평가 모듈 또는 레퍼런스 디자인이 있을 수 있습니다.

지원 및 교육

TI 엔지니어의 기술 지원을 받을 수 있는 TI E2E™ 포럼

콘텐츠는 TI 및 커뮤니티 기고자에 의해 "있는 그대로" 제공되며 TI의 사양으로 간주되지 않습니다. 사용 약관을 참조하십시오.

품질, 패키징, TI에서 주문하는 데 대한 질문이 있다면 TI 지원을 방문하세요. ​​​​​​​​​​​​​​

동영상