PMP10601

Xilinx® Zynq®7000 系列 (XC7Z015) 电源解决方案 (8W) - 参考设计

PMP10601

设计文件

概述

PMP10601 参考设计提供为 Xilinx® Zynq® 7000 系列 (XC7Z015) FPGA 供电时所需的所有电源轨。此设计使用多个 LMZ3 系列模块、多个 LDO 和一个 DDR 终端稳压器提供为 FPGA 供电时所需的所有电源轨。它还具有一个用于加电和断电排序的 LM3880。此设计采用 12V 输入电压。

特性
  • 提供 Xilinx® Zynq® 7000 系列 (XC7Z015) 所需的所有电源轨
  • 设计已经过优化,支持 12V 输入
  • 板载加电和断电排序
  • 支持 DDR3 存储器件
  • 模块设计,使用方便
输出电压选项 PMP10601.1 PMP10601.2
Vin (Min) (V) 10.8 10.8
Vin (Max) (V) 13.2 13.2
Vout (Nom) (V) 1 1.8
Iout (Max) (A) 6 2
Output Power (W) 6 3.6
Isolated/Non-Isolated Non-Isolated Non-Isolated
Input Type DC DC
Topology Buck- Integrated Switch Buck- Integrated Switch
??image.gallery.download_zh_CN?? 观看带字幕的视频 视频

我们开发的全面组装电路板仅用于测试和性能验证,不可用于销售。

设计文件和产品

设计文件

下载现成的系统文件,加快您的设计过程。

TIDU745.PDF (650 K)

参考设计的测试结果,包括效率图表,测试前提条件等

TIDRCM6.PDF (326 K)

设计布局和元件的详细原理图

TIDRCM7.PDF (123 K)

设计元件、引用标识符和制造商/器件型号的完整列表

TIDC883.ZIP (9147 K)

包含设计 PCB 物理板层信息的设计文件

产品

在设计中包括 TI 产品和可能的替代产品。

AC/DC 和 DC/DC 转换器(集成 FET)

TPS560200采用 SOT-23 封装、具有高级 Eco-Mode™ 的 17V 输入、500mA 同步降压稳压器

数据表: PDF | HTML
多通道 IC (PMIC)

LP2998具有关断引脚的 1.5A DDR 终端稳压器

数据表: PDF | HTML
定序器

LM3880具有固定延时时间的 3 电压轨简易电源序列发生器

数据表: PDF | HTML
电源模块(集成电感器)

LMZ31503采用 9x15x2.8mm QFN 封装的 4.5V 至 15V、3A 降压电源模块

数据表: PDF
电源模块(集成电感器)

LMZ31506采用 9x15x2.8mm QFN 封装的 4.5V 至 15V、6A 降压电源模块

数据表: PDF
线性和低压降 (LDO) 稳压器

LP3991具有使能功能的 300mA、低压降稳压器

数据表: PDF | HTML
线性和低压降 (LDO) 稳压器

TPS7A3501具有使能功能的 1A、低噪声、可调节低压降稳压器

数据表: PDF | HTML

技术文档

未找到结果。请清除搜索,并重试。
查看所有 1
类型 标题 下载最新的英文版本 日期
测试报告 PMP10601 Test Results 2015年 1月 16日

支持与培训

可获得 TI E2E™ 论坛的工程师技术支持

查看所有论坛主题
查看英文版所有论坛主题

所有内容均由 TI 和社区网友按“原样”提供,并不构成 TI 规范。参阅使用条款

如果您对质量、包装或订购 TI 产品有疑问,请参阅 TI 支持

视频