CDCE18005EVM

CDCE18005EVM 評価モジュール

CDCE18005EVM

購入

概要

The CDCE18005 is a high performance clock generator and distributor featuring a high degree of configurability via a SPI interface, and programmable start up modes determined by on-board EEPROM. Specifically tailored for buffering clocks for data converters and high-speed digital signals, the CDCE18005 achieves low additive jitter in the 50 fs range. The clock distribution block includes five individually programmable outputs that can be configured to provide different combinations of output formats (LVPECL, LVDS, LVCMOS). Each output can also be programmed to a unique output frequency (up to 1.5 GHzGHz) and skew relationship via a programmable delay block. If all outputs are configured in single-ended mode (e.g. LVCMOS), the CDCE18005 supports up to ten outputs. Each output can select one of three clock input sources. The input block includes two universal differential inputs which support frequencies up to 1500 MHz and an auxiliary single ended input that can be connected to a CMOS level clock or configure to connect to an external crystal via and onboard oscillator block.

特長

Universal Input Buffers That Accept LVPECL, LVDS, or LVCMOS Level Signaling

  • Fully Configurable Outputs Including Frequency, Output Format, and Output Skew
  • Output Multiplexer That Serves as a Clock Switch between the Three Reference Inputs and the Outputs
  • Clock Generation Via AT-Cut Crystal
  • Integrated EEPROM Determines Device Configuration at Power-up
  • Low Additive Jitter Performance
  • Universal Output Blocks Support up to 5 Differential, 10 Single-ended, or Combinations of Differential or Single-ended:
    • Low Additive Jitter
    • Output Frequency up to 1.5 GHz
    • LVPECL, LVDS, LVCMOS, and Special High
    • Output Swing Modes
    • Independent Output Dividers Support Divide Ratios from 1-80
    • Independent limited Coarse Skew Control on all Outputs
  • Flexible Inputs:
    • Two Universal Differential Inputs Accept Frequencies up to 1500 MHz (LVPECL), 800 MHz (LVDS), or 250 MHz (LVCMOS).
    • One Auxiliary Input Accepts Single Ended Clock Source or Crystal Auxiliary Input Accepts Crystals in the Range of 2 MHz-42 MHz or an LVCMOS Input up to 75 MHz.
    • Clock Generator Mode Using Crystal Input.
  • Typical Power Consumption 1.0W at 3.3V
  • Integrated EEPROM Stores Default Settings; Therefore, The Device Powers up in a Known, Predefined State.
  • Offered in QFN-48 Package Figure 1. CDCE18005 Application Example
  • ESD Protection Exceeds 2kV HBM
  • Industrial Temperature Range -40°C to 85°C


USB Cable

クロック・バッファ
CDCE18005 分周器搭載、5/10 出力、クロック・バッファ
ダウンロード 字幕付きのビデオを表示 ビデオ

購入と開発の開始

評価ボード

CDCE18005EVM — CDCE18005EVM 評価モジュール

TI.com で取り扱いなし
サポート・ソフトウェア

SCAC106 — CDCE18005 EVM Control Software installer

サポートされている製品とハードウェア
ダウンロード

SCAC106 CDCE18005 EVM Control Software installer

close
最新バージョン
バージョン: 01.00.00.0A
リリース日: 29 6 2010

チェックサム
製品
クロック・バッファ
CDCE18005 分周器搭載、5/10 出力、クロック・バッファ
ハードウェア開発
評価ボード
CDCE18005EVM CDCE18005EVM 評価モジュール

リリース情報

The design resource accessed as www.ti.com/lit/zip/scac106 or www.ti.com/lit/xx/scac106a/scac106a.zip has been migrated to a new user experience at www.ti.com/tool/jp/download/SCAC106. Please update any bookmarks accordingly.
TI の評価品に関する標準契約約款が適用されます。

技術資料

結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。
すべて表示 3
種類 タイトル 英語版のダウンロード 日付
証明書 CDCE18005EVM EU Declaration of Conformity (DoC) 2019年 1月 2日
データシート Five/Ten Output Clock Programmable Buffer データシート (Rev. B) 2012年 11月 21日
ユーザー・ガイド Low Phase Noise Clock Evaluation Module — up to 1.5 Ghz 2008年 11月 11日

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

すべてのフォーラムトピックを英語で表示

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください

TI 製品の品質、パッケージ、ご注文に関する質問は、TI サポートのページをご覧ください。

ビデオ