JAJSL75B February   2021  – October 2022 ADC3561 , ADC3562 , ADC3563

PRODUCTION DATA  

  1. 特長
  2. アプリケーション
  3. 概要
  4. Revision History
  5. Pin Configuration and Functions
  6. Specifications
    1. 6.1  絶対最大定格
    2. 6.2  ESD 定格
    3. 6.3  推奨動作条件
    4. 6.4  熱に関する情報
    5. 6.5  電気的特性 - 消費電力
    6. 6.6  電気的特性 - DC 仕様
    7. 6.7  電気的特性 - AC 仕様
    8. 6.8  タイミング要件
    9. 6.9  Typical Characteristics - ADC3561
    10. 6.10 Typical Characteristics - ADC3562
    11. 6.11 Typical Characteristics - ADC3563
  7. Parameter Measurement Information
  8. Detailed Description
    1. 8.1 Overview
    2. 8.2 Functional Block Diagram
    3. 8.3 Feature Description
      1. 8.3.1 Analog Input
        1. 8.3.1.1 Analog Input Bandwidth
        2. 8.3.1.2 Analog Front End Design
          1. 8.3.1.2.1 Sampling Glitch Filter Design
          2. 8.3.1.2.2 Analog Input Termination and DC Bias
            1. 8.3.1.2.2.1 AC-Coupling
            2. 8.3.1.2.2.2 DC-Coupling
        3. 8.3.1.3 Auto-Zero Feature
      2. 8.3.2 Clock Input
        1. 8.3.2.1 Single Ended vs Differential Clock Input
        2. 8.3.2.2 Signal Acquisition Time Adjust
      3. 8.3.3 Voltage Reference
        1. 8.3.3.1 Internal voltage reference
        2. 8.3.3.2 External voltage reference (VREF)
        3. 8.3.3.3 External voltage reference with internal buffer (REFBUF)
      4. 8.3.4 Digital Down Converter
        1. 8.3.4.1 DDC MUX for Dual Band Decimation
        2. 8.3.4.2 Digital Filter Operation
        3. 8.3.4.3 FS/4 Mixing with Real Output
        4. 8.3.4.4 Numerically Controlled Oscillator (NCO) and Digital Mixer
        5. 8.3.4.5 Decimation Filter
        6. 8.3.4.6 SYNC
        7. 8.3.4.7 Output Formatting with Decimation
      5. 8.3.5 Digital Interface
        1. 8.3.5.1 Output Formatter
        2. 8.3.5.2 Output Bit Mapper
        3. 8.3.5.3 Output Scrambler
        4. 8.3.5.4 Output Interface/Mode Configuration
          1. 8.3.5.4.1 Configuration Example
        5. 8.3.5.5 Output Data Format
      6. 8.3.6 Test Pattern
    4. 8.4 Device Functional Modes
      1. 8.4.1 Normal operation
      2. 8.4.2 Power Down Options
    5. 8.5 Programming
      1. 8.5.1 Configuration using PINs only
      2. 8.5.2 Configuration using the SPI interface
        1. 8.5.2.1 Register Write
        2. 8.5.2.2 Register Read
    6. 8.6 Register Maps
      1. 8.6.1 Detailed Register Description
  9. Application Information Disclaimer
    1. 9.1 Typical Application
      1. 9.1.1 Design Requirements
      2. 9.1.2 Detailed Design Procedure
        1. 9.1.2.1 Input Signal Path
        2. 9.1.2.2 Sampling Clock
        3. 9.1.2.3 Voltage Reference
      3. 9.1.3 Application Curves
    2. 9.2 Initialization Set Up
      1. 9.2.1 Register Initialization During Operation
    3. 9.3 Power Supply Recommendations
    4. 9.4 Layout
      1. 9.4.1 Layout Guidelines
      2. 9.4.2 Layout Example
  10. 10Device and Documentation Support
    1. 10.1 Device Support
    2. 10.2 Documentation Support
    3. 10.3 Receiving Notification of Documentation Updates
    4. 10.4 サポート・リソース
    5. 10.5 Trademarks
    6. 10.6 Electrostatic Discharge Caution
    7. 10.7 Glossary
  11. 11Mechanical, Packaging, and Orderable Information

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

電気的特性 - DC 仕様

標準値は、自由気流での動作温度範囲内、TA = 25℃、全温度範囲は TMIN = –40℃~TMAX = 105℃、ADC サンプリング・レート= 65MSPS、50% クロック・デューティ・サイクル、AVDD = IOVDD = 1.8V、1.6V 外部リファレンス、–1-dBFS 差動入力 (特に記述のない限り)
パラメータ テスト条件 最小値 代表値 最大値 単位
DC 精度
ミッシング・コードなし 16 ビット
PSRR FIN = 1MHz 50 dB
ADC3561 - 10MSPS: DC 精度
DNL 微分非線形性 FIN = 4.9MHz ±0.4 ±0.85 LSB
INL 積分非直線性 FIN = 4.9MHz ±3 ±5 LSB
VOS_ERR オフセット・エラー 32 135 LSB
VOS_DRIFT 温度範囲でのオフセット・ドリフト -0.004 LSB/℃
GAINERR ゲイン誤差 1.6V 外部リファレンス 0.43 %FSR
GAINDRIFT 温度範囲でのゲイン・ドリフト 1.6V 外部リファレンス 0.85 ppm/℃
GAINERR ゲイン誤差 内部リファレンス -1.15 %FSR
GAINDRIFT 温度範囲でのゲイン・ドリフト 内部リファレンス 90 ppm/℃
変換ノイズ 変換ノイズ 1.3 LSB
ADC3562 - 25MSPS: DC 精度
DNL 微分非線形性 FIN = 5MHz ±0.4 ±0.85 LSB
INL 積分非直線性 FIN = 5MHz ±3 ±5 LSB
VOS_ERR オフセット・エラー 32 ±135 LSB
VOS_DRIFT 温度範囲でのオフセット・ドリフト 0.009 LSB/℃
GAINERR ゲイン誤差 1.6V 外部リファレンス -0.25 %FSR
GAINDRIFT 温度範囲でのゲイン・ドリフト 1.6V 外部リファレンス 0.08 ppm/℃
GAINERR ゲイン誤差 内部リファレンス -1.9 %FSR
GAINDRIFT 温度範囲でのゲイン・ドリフト 内部リファレンス 86 ppm/℃
変換ノイズ 1.3 LSB
ADC3563 - 65MSPS: DC 精度
DNL 微分非線形性 FIN = 5MHz ±0.7 ±0.85 LSB
INL 積分非直線性 FIN = 5MHz ±3 ±5 LSB
VOS_ERR オフセット・エラー ±33 ±135 LSB
VOS_DRIFT 温度範囲でのオフセット・ドリフト 0.05 LSB/℃
GAINERR ゲイン誤差 1.6V 外部リファレンス ±2.3 %FSR
GAINDRIFT 温度範囲でのゲイン・ドリフト 1.6V 外部リファレンス 68 ppm/℃
GAINERR ゲイン誤差 内部リファレンス ±3.5 %FSR
GAINDRIFT 温度範囲でのゲイン・ドリフト 内部リファレンス 242 ppm/℃
変換ノイズ 1.3 LSB
ADC アナログ入力 (AINP / M)
FS 入力フル・スケール 差動  3.2 Vpp
VCM 入力同相電圧 0.9 0.95 1.0 V
RIN 差動入力抵抗 FIN = 100kHz 8
CIN 差動入力容量 FIN = 100kHz 7 pF
VOCM 出力同相電圧 0.95 V
BW アナログ入力帯域幅 (-3dB) 900 MHz
内部基準電圧
VREF 内部基準電圧 1.6 V
VREF 出力インピーダンス 8 Ω
外部基準電圧 1.2 V
リファレンス入力バッファ (REFBUF)
VREF 1.6 V
入力電流 0.3 mA
入力インピーダンス 5.3
外部基準電圧 (VREF)
入力クロック周波数 入力クロック周波数 0.5 65 MHz
VID 差動入力電圧 1 3.6 Vpp
VCM 入力同相電圧 0.9 V
クロック入力 (CLKP / M)
RIN 5
CIN シングル・エンド入力容量 1.5 pF
クロック・デューティ・サイクル クロック・デューティ・サイクル 40 50 60 %
デジタル入力 (RESET、PDN、SCLK、SEN、SDIO)
VIH High レベル入力電圧 1.4 V
VIL Low レベル入力電圧 0.4 V
IIH High レベル入力電流 90 150 uA
IIL Low レベル入力電流 -150 -90 uA
CI 入力容量 1.5 pF
VOH High レベル出力電圧 IOVDD – 0.1 IOVDD V
デジタル出力 (SDOUT)
VOL Low レベル出力電圧 ILOAD = 400uA 0.1 V
出力データ・レート 出力データ・レート 差動 SLVDS 出力ペアごと 1000 Mbps
SLVDS インターフェイス
VID 差動入力電圧 DCLKIN 200 350 650 mVpp
VCM 入力同相電圧 DCLKIN 1 1.2 1.3 V
VOD 差動出力電圧 500 700 850 mVpp
VCM 出力同相電圧 1.0 V