JAJSFV2E april   2008  – august 2023 AM26LV32E

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 概要
  5. Revision History
  6. Pin Configuration and Functions
  7. Specifications
    1. 6.1 Absolute Maximum Ratings
    2. 6.2 ESD Ratings
    3. 6.3 Recommended Operating Conditions
    4. 6.4 Thermal Information
    5. 6.5 Electrical Characteristics
    6. 6.6 Switching Characteristics
    7. 6.7 Typical Characteristics
  8. Parameter Measurement Information
  9. Detailed Description
    1. 8.1 Overview
    2. 8.2 Functional Block Diagram
    3. 8.3 Feature Description
      1. 8.3.1 ±7-V Common-Mode Range With ±200-mV Sensitivity
      2. 8.3.2 Input Fail-Safe Circuitry
      3. 8.3.3 Active-High and Active-Low
    4. 8.4 Device Functional Modes
      1. 8.4.1 Enable and Disable
  10. Application Information Disclaimer
    1. 9.1 Application Information
    2. 9.2 Typical Application
      1. 9.2.1 Design Requirements
      2. 9.2.2 Detailed Design Procedure
      3. 9.2.3 Application Curve
  11. 10Power Supply Recommendations
  12. 11Layout
    1. 11.1 Layout Guidelines
    2. 11.2 Layout Example
  13. 12Device and Documentation Support
    1. 12.1 ドキュメントの更新通知を受け取る方法
    2. 12.2 サポート・リソース
    3. 12.3 商標
    4. 12.4 静電気放電に関する注意事項
    5. 12.5 用語集
  14. 13Mechanical, Packaging, and Orderable Information

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

概要

AM26LV32E デバイスは 3 ステート出力に対応したクワッド差動ライン・レシーバです。TIA/EIA-422-B および ITU 勧告 V.11のドライバ要件を満たすように設計されており、電源電圧が低くなっています。このデバイスは、最高 32MHz のスイッチング速度で平衡化されたバス転送を行うように最適化されています。3 ステート出力によりバス構成システムへの直接接続が可能です。AM26LV32E はフェイルセーフ回路を内蔵しているため、レシーバ出力時に電圧信号が未知の状態になるのを回避できます。開路フェイルセーフでは、それぞれの出力時に High 状態を確保します。このデバイスは、Ioff を使用する部分的パワーダウン・アプリケーションに対応しています。Ioff 回路が出力を無効にするため、電源切断時にデバイスに電流が逆流して損傷に至るのを防ぐことができます。

パッケージ情報
部品番号 パッケージ (1) パッケージ・サイズ (2)
AM26LV32E SO (16) 10.2mm × 7.8mm
SOIC (16) 9.9mm × 6mm
VQFN (16) 4mm × 3.5mm
TSSOP (16) 5mm × 6.4mm
利用可能なすべてのパッケージについては、データシートの末尾にある注文情報を参照してください。
パッケージ・サイズ (長さ × 幅) は公称値であり、該当する場合はピンも含まれます。
GUID-E367D030-AF94-40A0-85AF-67D36C5325E6-low.gif論理図 (正論理)