JAJSVT2A
November 2024 – June 2025
AWR2944P
PRODUCTION DATA
1
1
特長
2
アプリケーション
3
説明
3.1
機能ブロック図
4
デバイスの比較
5
関連製品
6
ピン構成および機能
6.1
ピン配置図 - AWR2944P/AWR2944-ECO/AWR2944LC
6.2
ピン配置図 - AWR2E44P/AWR2E44-ECO/AWR2E44LC
6.3
ピン属性
6.4
信号の説明 - デジタル
6.5
信号の説明 - アナログ
7
仕様
7.1
絶対最大定格
7.2
ESD 定格
7.3
電源投入時間 (POH)
7.4
推奨動作条件
7.5
ワンタイム プログラマブル (OTP) eFuse の VPP 仕様
7.5.1
OTP eFuse プログラミングの推奨動作条件
7.5.2
ハードウェア要件
7.5.3
ハードウェア保証への影響
7.6
電源仕様
7.7
消費電力の概略
7.8
RF の仕様
7.9
熱抵抗特性
7.10
電源シーケンスおよびリセット タイミング
7.11
入力クロックおよび発振器
7.11.1
クロック仕様
7.12
ペリフェラル情報
7.12.1
QSPI フラッシュ メモリ ペリフェラル
7.12.1.1
QSPI のタイミング条件
7.12.1.2
QSPI のタイミング要件 #GUID-4217F622-1EF7-45F6-B855-64CF2ED24728/GUID-97D19708-D87E-443B-9ADF-1760CFEF6F4C #GUID-4217F622-1EF7-45F6-B855-64CF2ED24728/GUID-0A61EEC9-2B95-4C27-B219-18D27C8F9430
7.12.1.3
QSPI のスイッチング特性 #GUID-35EA1079-DDD6-4DC7-839D-D2FFA528448C/T4362547-64 #GUID-35EA1079-DDD6-4DC7-839D-D2FFA528448C/T4362547-65
7.12.2
マルチバッファ付き / 標準シリアル ペリフェラル インターフェイス (MibSPI)
7.12.2.1
MibSPI ペリフェラルの説明
7.12.2.2
MibSPI 送信および受信 RAM の構成
7.12.2.2.1
SPI のタイミング条件
7.12.2.2.2
SPI コントローラ モードのスイッチング パラメータ (クロック位相 = 0、SPICLK = 出力、SPISIMO = 出力、SPISOMI = 入力) #GUID-BF7326FD-4582-4010-B4F1-73F1B0C09FC2/T4362547-236 #GUID-BF7326FD-4582-4010-B4F1-73F1B0C09FC2/T4362547-237 #GUID-BF7326FD-4582-4010-B4F1-73F1B0C09FC2/T4362547-238
7.12.2.2.3
SPI コントローラ モードのスイッチング パラメータ (クロック位相 = 1、SPICLK = 出力、SPISIMO = 出力、SPISOMI = 入力) #GUID-E6A0140B-9416-425D-8E79-C66C78DF3527/T4362547-244 #GUID-E6A0140B-9416-425D-8E79-C66C78DF3527/T4362547-245 #GUID-E6A0140B-9416-425D-8E79-C66C78DF3527/T4362547-246
7.12.2.3
SPI ペリフェラル モードの I/O タイミング
7.12.2.3.1
SPI ペリフェラル モードのスイッチング パラメータ (SPICLK = 入力、SPISIMO = 入力、 SPISOMI = 出力) #GUID-E2D86041-CEF3-4EEB-A74A-C17A9547F543/T4362547-70 #GUID-E2D86041-CEF3-4EEB-A74A-C17A9547F543/T4362547-71 #GUID-E2D86041-CEF3-4EEB-A74A-C17A9547F543/T4362547-73
7.12.3
イーサネット スイッチ (RGMII/RMII/MII) ペリフェラル
7.12.3.1
RGMII/RMII/MII のタイミング条件
7.12.3.1.1
RGMII 送信クロックのスイッチング特性
7.12.3.1.2
RGMII の送信データおよび制御のスイッチング特性
7.12.3.1.3
RGMII 受信クロックのタイミング要件
7.12.3.1.4
RGMII 受信データおよび制御のタイミング要件
7.12.3.1.5
RMII 送信クロックのスイッチング特性
7.12.3.1.6
RMII の送信データおよび制御のスイッチング特性
7.12.3.1.7
RMII 受信クロックのタイミング要件
7.12.3.1.8
RMII 受信データおよび制御のタイミング要件
7.12.3.1.9
MII 送信のスイッチング特性
7.12.3.1.10
MII 受信のタイミング要件
7.12.3.1.11
MII 送信クロックのタイミング要件
7.12.3.1.12
MII 受信クロックのタイミング要件
7.12.3.1.13
MDIO インターフェイスのタイミング
7.12.4
LVDS/Aurora 計測および測定ペリフェラル
7.12.4.1
LVDS インターフェイスの構成
7.12.4.2
LVDS インターフェイスのタイミング
7.12.5
UART ペリフェラル
7.12.5.1
SCI のタイミング要件
7.12.6
I2C (Inter-Integrated Circuit Interface)
7.12.6.1
I2C のタイミング要件 #GUID-70BFADF8-F963-4E61-84ED-23FDE518F1A0/T4362547-185
7.12.7
CAN-FD (Controller Area Network - Flexible Data-rate)
7.12.7.1
CAN-FD TX ピンおよび RX ピンの動的特性
7.12.8
CSI2 レシーバ ペリフェラル
7.12.8.1
CSI2 のスイッチング特性
7.12.9
拡張パルス幅変調器 (ePWM)
7.12.10
汎用入出力 (General-Purpose Input/Output)
7.12.10.1
出力タイミングに対する負荷容量の変化によるスイッチング特性 (CL) #GUID-D645D302-151E-4A83-B5A0-36D93909E00A/T4362547-45 #GUID-D645D302-151E-4A83-B5A0-36D93909E00A/T4362547-50
7.13
エミュレーションおよびデバッグ
7.13.1
エミュレーションおよびデバッグの説明
7.13.2
JTAG インターフェイス
7.13.2.1
IEEE 1149.1 JTAG のタイミング要件
7.13.2.2
IEEE 1149.1 JTAG のスイッチング特性
7.13.3
ETM トレース インターフェイス
7.13.3.1
ETM TRACE のタイミング要件
7.13.3.2
ETM TRACE のスイッチング特性
8
詳細説明
8.1
概要
8.2
機能ブロック図
8.3
サブシステム
8.3.1
RF およびアナログ サブシステム
8.3.1.1
RF クロック サブシステム
8.3.1.2
送信サブシステム
8.3.1.3
受信サブシステム
8.3.1.4
プロセッサ サブシステム
8.3.2
車載インターフェイス
8.4
その他のサブシステム
8.4.1
ハードウェア アクセラレータ サブシステム
8.4.2
セキュリティ – ハードウェア セキュリティ モジュール
8.4.3
ユーザー アプリケーション向け ADC チャネル (サービス)
9
監視と診断
9.1
監視と診断のメカニズム
10
アプリケーション、実装、およびレイアウト
10.1
アプリケーション情報
10.2
短距離、中距離、長距離のレーダー
10.3
リファレンス回路図
11
デバイスおよびドキュメントのサポート
11.1
デバイスの命名規則
11.2
ツールとソフトウェア
11.3
ドキュメントのサポート
11.4
サポート・リソース
11.5
商標
11.6
静電気放電に関する注意事項
11.7
用語集
12
改訂履歴
13
メカニカル、パッケージ、および注文情報
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
ALT|266
MPBGAV3A
AMX|278
MPBGAZ0
サーマルパッド・メカニカル・データ
発注情報
jajsvt2a_oa
10.1
アプリケーション情報
以下のアプリケーションにおけるデバイスの主な機能は次の通りです。
レーダー フロント エンドとプログラマブル MCU の統合
AWR2E44P/LC/ECO 向けのローンチ オン パッケージ(LOP) アンテナ インターフェース
柔軟なブート モード:シリアル フラッシュを使用した自律アプリケーションのブート、または SPI 経由の外部ブート
ハードウェア セキュリティ モジュール
最大 1000Mbps の高速イーサネットをサポート