JAJSPG1B December 2022 – March 2025 AWRL6432
PRODUCTION DATA
xWRL6432 のクロック サブシステムは、水晶振動子からの入力リファレンスから 57~63.9GHz を生成します。このサブシステムは、発振器回路と、それに続くクリーンアップ PLL および RF シンセサイザ回路を内蔵しています。次に、RF シンセサイザの出力は X3 逓倍器で処理され、57~63.9GHz の範囲の必要な周波数を生成します。RF シンセサイザの出力は、効果的なセンサ動作に必要な波形を生成するため、タイミング エンジン ブロックによって変調されます。
システムのウェークアップ後、クリーンアップ PLL はホスト プロセッサにも基準クロックを提供します。
クロック サブシステムには、水晶振動子の存在を検出し、生成されたクロックの品質を監視するための機能も内蔵されています。
図 8-2 に、クロック サブシステムを示します。