JAJSO98D November   1997  – March 2022 CD54HC4024 , CD54HCT4024 , CD74HC4024 , CD74HCT4024

PRODUCTION DATA  

  1. 特長
  2. 概要
  3. Revision History
  4. Pin Configuration and Functions
  5. Specifications
    1. 5.1 Absolute Maximum Ratings (1)
    2. 5.2 Recommended Operating Conditions
    3. 5.3 Thermal Information
    4. 5.4 Electrical Characteristics
    5. 5.5 Prerequisite for Switching Specifications
    6. 5.6 Switching Characteristics
  6. Parameter Measurement Information
  7. Detailed Description
    1. 7.1 Overview
    2. 7.2 Functional Block Diagram
    3. 7.3 Device Functional Modes
  8. Power Supply Recommendations
  9. Layout
    1. 9.1 Layout Guidelines
  10. 10Device and Documentation Support
    1. 10.1 Receiving Notification of Documentation Updates
    2. 10.2 サポート・リソース
    3. 10.3 Trademarks
    4. 10.4 Electrostatic Discharge Caution
    5. 10.5 Glossary
  11. 11Mechanical, Packaging, and Orderable Information

パッケージ・オプション

デバイスごとのパッケージ図は、PDF版データシートをご参照ください。

メカニカル・データ(パッケージ|ピン)
  • D|14
  • PW|14
  • N|14
サーマルパッド・メカニカル・データ
発注情報

概要

HC4024 および HCT4024 は、7 段リップルキャリー・バイナリ・カウンタです。すべてのカウンタ段は、フリップ・フロップです。段の状態は、各入力パルスの負の遷移時に 1 カウント進み、MR ラインが High レベルになると、すべてのカウンタがゼロ状態にリセットされます。すべての入出力はバッファ付きです。

デバイス情報
部品番号 パッケージ(1) 本体サイズ (公称)
CD74HC4024M SOIC (14) 8.65mm × 3.90mm
CD74HCT4024M SOIC (14) 8.65mm × 3.90mm
CD74HC4024E PDIP (14) 19.31mm × 6.35mm
CD74HCT4024E PDIP (14) 19.31mm × 6.35mm
CD74HC4024PW TSSOP (14) 5.00mm × 4.40mm
CD54HC4024F CDIP (14) 19.55mm × 6.71mm
利用可能なすべてのパッケージについては、このデータシートの末尾にある注文情報を参照してください。
GUID-20220302-SS0I-CP5S-4B16-NCZGK6VVVXQZ-low.gif機能ブロック図