JAJSOB6D November   1998  – March 2022 CD74HC93 , CD74HCT93

PRODUCTION DATA  

  1. 特長
  2. 概要
  3. Revision History
  4. Pin Configuration and Functions
  5. Specifications
    1. 5.1 Absolute Maximum Ratings
    2. 5.2 Recommended Operating Conditions
    3. 5.3 Thermal Information
    4. 5.4 Electrical Characteristics
    5. 5.5 Prerequisite for Switching Characteristics
    6. 5.6 Switching Characteristics
  6. Parameter Measurement Information
  7. Detailed Description
    1. 7.1 Overview
    2. 7.2 Functional Block Diagram
    3. 7.3 Device Functional Modes
  8. Power Supply Recommendations
  9. Layout
    1. 9.1 Layout Guidelines
  10. 10Device and Documentation Support
    1. 10.1 Documentation Support
      1. 10.1.1 Related Documentation
    2. 10.2 Receiving Notification of Documentation Updates
    3. 10.3 サポート・リソース
    4. 10.4 Trademarks
    5. 10.5 Electrostatic Discharge Caution
    6. 10.6 Glossary
  11. 11Mechanical, Packaging, and Orderable Information

パッケージ・オプション

デバイスごとのパッケージ図は、PDF版データシートをご参照ください。

メカニカル・データ(パッケージ|ピン)
  • N|14
サーマルパッド・メカニカル・データ
発注情報

概要

CD74HC93 および CD74HCT93 は高速シリコン・ゲート CMOS デバイスで、低消費電力のショットキー TTL (LSTTL) とピン互換です。これらの 4 ビット・バイナリ・リップル・カウンタは、内部的に接続された 4 つのフリップ・フロップで構成されており、2 分周セクションと 8 分周セクションがあります。各セクションには個別のクロック入力 (CP0CP1) があり、High から Low へのクロックの遷移でカウンタの状態変化が開始されます。内部リップル遅延のため、Qn 出力の状態変化は同時に発生しません。このため、デコードされた出力信号にはデコーディング・スパイクが発生するため、クロックやストローブには使用しないでください。

デバイス情報
部品番号 パッケージ(1) 本体サイズ (公称)
CD74HC93M SOIC (14) 8.65mm × 3.90mm
CD74HC93E PDIP (14) 19.31mm × 6.35mm
CD74HCT93E PDIP (14) 19.31mm × 6.35mm
利用可能なパッケージについては、このデータシートの末尾にある注文情報を参照してください。
GUID-20220302-SS0I-FD6X-Z1FT-97PJSN0JN05K-low.gif 機能ブロック図