JAJSJF3A
December 2021 – December 2025
PRODUCTION DATA
1
1
特長
2
アプリケーション
3
説明
4
デバイス比較表
5
ピン構成および機能
6
仕様
6.1
絶対最大定格
6.2
ESD 定格
6.3
推奨動作条件
6.4
熱に関する情報
6.5
電気的特性
6.6
タイミング要件
6.7
タイミング図
6.8
代表的特性
7
詳細説明
7.1
概要
7.2
機能ブロック図
7.3
機能説明
7.3.1
診断ツール キット
7.3.1.1
信号品質インジケータ
7.3.1.2
静電気放電 (ESD) 検出
7.3.1.3
時間領域反射計測
7.3.1.4
電圧検出
7.3.1.5
BIST およびループバック モード
7.3.1.5.1
データ ジェネレータおよびチェッカ
7.3.1.5.2
xMII ループバック
7.3.1.5.3
PCS のループバック
7.3.1.5.4
デジタル ループバック
7.3.1.5.5
アナログ ループバック
7.3.1.5.6
リバース ループバック
7.3.2
準拠性テスト モード
7.3.2.1
テスト モード 1
7.3.2.2
テスト モード 2
7.3.2.3
テスト モード 4
7.3.2.4
テスト モード 5
7.4
デバイスの機能モード
7.4.1
パワーダウン
7.4.2
リセット
7.4.3
スタンバイ
7.4.4
通常
7.4.5
MDI (Media Dependent Interface)
7.4.5.1
100BASE-T1 リーダーおよび 100BASE-T1 フォロワ構成
7.4.5.2
自動極性検出および訂正
7.4.5.3
ジャバー検出
7.4.5.4
インターリーブ検出
7.4.6
MAC インターフェイス
7.4.6.1
メディア独立インターフェイス
7.4.6.2
簡易メディア独立インターフェイス
7.4.6.3
RGMII (Reduced Gigabit Media Independent Interface)
7.4.6.4
SGMII (Serial Gigabit Media Independent Interface)
7.4.7
シリアル マネージメント インターフェイス
7.4.7.1
ダイレクト レジスタ アクセス
7.4.7.2
拡張レジスタ スペース アクセス
7.4.7.3
書き込み動作 (ポスト インクリメントなし)
7.4.7.4
読み出し動作 (ポスト インクリメントなし)
7.4.7.5
書き込み動作 (ポスト インクリメントあり)
7.4.7.6
読み出し動作 (ポスト インクリメントあり)
7.5
プログラミング
7.5.1
ストラップ構成
7.5.2
LED の構成
7.5.3
PHY アドレスの設定
8
レジスタ マップ
8.1
レジスタ アクセスの概要
8.2
DP83TC814 のレジスタ
9
アプリケーションと実装
9.1
アプリケーション情報
9.2
代表的なアプリケーション
9.2.1
設計要件
9.2.1.1
物理メディアの接続
9.2.1.1.1
コモン モード チョークに関する推奨事項
9.2.2
詳細な設計手順
9.2.3
アプリケーション曲線
9.3
電源に関する推奨事項
9.4
レイアウト
9.4.1
レイアウトのガイドライン
9.4.1.1
信号トレース
9.4.1.2
復帰パス
9.4.1.3
金属注入
9.4.1.4
PCB 層スタッキング
9.4.2
レイアウト例
10
デバイスおよびドキュメントのサポート
10.1
ドキュメントの更新通知を受け取る方法
10.2
サポート・リソース
10.3
商標
10.4
静電気放電に関する注意事項
10.5
用語集
11
改訂履歴
12
メカニカル、パッケージ、および注文情報
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
RHA|36
MPQF611A
サーマルパッド・メカニカル・データ