JAJSOO7F May   2010  – May 2022 DRV8312 , DRV8332

PRODUCTION DATA  

  1. 特長
  2. アプリケーション
  3. 概要
  4. Revision History
  5. Pin Configuration and Functions
  6. Specifications
    1. 6.1 Absolute Maximum Ratings
    2. 6.2 ESD Ratings
    3. 6.3 Recommended Operating Conditions
    4. 6.4 Thermal Information
    5. 6.5 Dissipation Ratings
    6. 6.6 Power Deratings (DRV8312)
    7. 6.7 Electrical Characteristics
    8. 6.8 Typical Characteristics
  7. Detailed Description
    1. 7.1 Overview
    2. 7.2 Functional Block Diagram
    3. 7.3 Feature Description
      1. 7.3.1 Error Reporting
      2. 7.3.2 Device Protection System
        1. 7.3.2.1 Bootstrap Capacitor Undervoltage Protection
          1. 7.3.2.1.1 Overcurrent (OC) Protection
        2. 7.3.2.2 Overtemperature Protection
        3. 7.3.2.3 Undervoltage Protection (UVP) and Power-On Reset (POR)
        4. 7.3.2.4 Device Reset
    4. 7.4 Device Functional Modes
      1. 7.4.1 Different Operational Modes
  8. Application and Implementation
    1. 8.1 Application Information
    2. 8.2 Typical Applications
      1. 8.2.1 Three-Phase Operation
        1. 8.2.1.1 設計要件
        2. 8.2.1.2 Detailed Design Procedure
          1. 8.2.1.2.1 Motor Voltage
          2. 8.2.1.2.2 Current Requirement of 12 V Power Supply
          3. 8.2.1.2.3 Voltage of Decoupling Capacitor
          4. 8.2.1.2.4 Overcurrent Threshold
          5. 8.2.1.2.5 Sense Resistor
          6. 8.2.1.2.6 Output Inductor Selection
        3. 8.2.1.3 Application Curves
      2. 8.2.2 DRV8312 Application Diagram for Three-Phase Operation
      3. 8.2.3 Control Signal Logic With Conventional 6 PWM Input Scheme
      4. 8.2.4 Hall Sensor Control With 6 Steps Trapezoidal Scheme
      5. 8.2.5 Sensorless Control With 6 Steps Trapezoidal Scheme
  9. Power Supply Recommendations
    1. 9.1 Bulk Capacitance
    2. 9.2 System Power-Up and Power-Down Sequence
      1. 9.2.1 Powering Up
      2. 9.2.2 Powering Down
    3. 9.3 System Design Recommendations
      1. 9.3.1 VREG Pin
      2. 9.3.2 VDD Pin
      3. 9.3.3 OTW Pin
      4. 9.3.4 FAULT Pin
      5. 9.3.5 OC_ADJ Pin
      6. 9.3.6 PWM_X and RESET_X Pins
      7. 9.3.7 Mode Select Pins
  10. 10Layout
    1. 10.1 Layout Guidelines
      1. 10.1.1 PCB Material Recommendation
      2. 10.1.2 Ground Plane
      3. 10.1.3 Decoupling Capacitor
      4. 10.1.4 AGND
    2. 10.2 Layout Example
      1. 10.2.1 Current Shunt Resistor
        1. 10.2.1.1 66
    3. 10.3 Thermal Considerations
      1. 10.3.1 Thermal Via Design Recommendation
  11. 11Device and Documentation Support
    1. 11.1 Related Links
    2. 11.2 Trademarks
    3. 11.3 Electrostatic Discharge Caution
    4. 11.4 Glossary
  12. 12Mechanical, Packaging, and Orderable Information

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

概要

DRV83x2 は、高性能の統合型三相モーター・ドライバで、高度な保護システムを搭載しています。

パワーMOSFET の RDS(on) が低く、インテリジェントなゲート・ドライブ設計を採用しているため、これらのモーター・ドライバの効率は最大 97% に達する可能性があります。この高効率により、小型の電源とヒートシンクを使用でき、エネルギー効率の高いアプリケーションに適しています。

DRV83x2 には 2 つの電源が必要です。1 つは GVDD および VDD 用の 12V、もう 1 つは PVDD 用の最大 50V です。DRV83x2 は、最高 500kHz のスイッチング周波数で動作すると同時に、高精度の制御と高効率を維持できます。また、これらのデバイスには革新的な保護システムが搭載されており、システムに損傷を与える可能性のあるさまざまなフォルト状態からデバイスを保護します。これらの保護機能には、短絡保護、過電流保護、低電圧保護、2 段階の熱保護があります。DRV83x2 には電流制限回路があり、モーター起動などの負荷過渡時にデバイスのシャットダウンを防止します。プログラム可能な過電流検出機能により、さまざまなモーター要件に合わせて電流制限と保護レベルを調整できます。

DRV83x2 は、各ハーフブリッジに対して独自の独立した電源ピンとグランド・ピンを備えています。 これらのピンにより、外部シャント抵抗を使用した電流測定が可能になり、異なる電源電圧要件を持つハーフ・ブリッジ・ドライバをサポートできます。

製品情報
(1)部品番号 パッケージ 本体サイズ (公称)
DRV8312 HTSSOP (44) 14.00mm × 6.10mm
DRV8332 HSSOP (36) 15.90mm × 11.00mm
利用可能なパッケージについては、このデータシートの末尾にある注文情報を参照してください。