JAJS570D July   1999  – August 2016 DS90LV032A

PRODUCTION DATA.  

  1. 特長
  2. アプリケーション
  3. 概要
  4. 改訂履歴
  5. Pin Configuration and Functions
  6. Specifications
    1. 6.1 Absolute Maximum Ratings
    2. 6.2 ESD Ratings
    3. 6.3 Recommended Operating Conditions
    4. 6.4 Thermal Information
    5. 6.5 Electrical Characteristics
    6. 6.6 Switching Characteristics
    7. 6.7 Dissipation Ratings
    8. 6.8 Typical Characteristics
  7. Parameter Measurement Information
  8. Detailed Description
    1. 8.1 Overview
    2. 8.2 Functional Block Diagram
    3. 8.3 Feature Description
      1. 8.3.1 Fail-Safe Feature
    4. 8.4 Device Functional Modes
  9. Application and Implementation
    1. 9.1 Application Information
      1. 9.1.1 Probing LVDS Transmission Lines
      2. 9.1.2 Cables and Connectors, General Comments
    2. 9.2 Typical Application
      1. 9.2.1 Design Requirements
      2. 9.2.2 Detailed Design Procedure
        1. 9.2.2.1 Probing LVDS Transmission Lines
      3. 9.2.3 Application Curves
  10. 10Power Supply Recommendations
  11. 11Layout
    1. 11.1 Layout Guidelines
      1. 11.1.1 Power Decoupling Recommendations
      2. 11.1.2 Differential Traces
      3. 11.1.3 Termination
    2. 11.2 Layout Example
  12. 12デバイスおよびドキュメントのサポート
    1. 12.1 ドキュメントのサポート
      1. 12.1.1 関連資料
    2. 12.2 ドキュメントの更新通知を受け取る方法
    3. 12.3 コミュニティ・リソース
    4. 12.4 商標
    5. 12.5 静電気放電に関する注意事項
    6. 12.6 Glossary
  13. 13メカニカル、パッケージ、および注文情報

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

1 特長

  • 400Mbps (200MHz)を超えるスイッチング速度
  • チャネル間スキュー: 0.1ns (標準値)
  • 差動スキュー: 0.1ns (標準値)
  • 最大伝搬遅延: 3.3ns
  • 3.3V電源の設計
  • パワーダウン時高インピーダンスのLVDS入力
  • 低消費電力の設計(3.3V静的で40mW)
  • 既存の 5V LVDSネットワークと相互運用可能
  • 小スイング(標準値350mV) VIDに対応
  • オープン、短絡、終端の入力フェイルセーフに対応
  • ANSI/TIA/EIA-644と互換
  • 工業用動作温度範囲: -40℃~85℃
  • SOICおよびTSSOPパッケージで供給

2 アプリケーション

  • ビルディング・オートメーションとファクトリ・オートメーション
  • グリッド・インフラストラクチャ

3 概要

DS90LV032Aは、クワッドCMOS差動ライン・レシーバで、非常に低い消費電力と高いデータ速度を必要とするアプリケーション用に設計されています。このデバイスは、低電圧差動信号(LVDS)テクノロジを活用し、400Mbps (200MHz)を超えるデータ転送速度をサポートするよう設計されています。

DS90LV032Aは低電圧(標準値350mV)の差動入力信号を受け付け、3V CMOS出力レベルへ変換します。レシーバはTRI-STATE機能をサポートしており、出力の多重化に使用できます。また、レシーバはオープン、短絡、終端(100Ω)の入力フェイルセーフもサポートします。すべてのフェイルセーフ条件において、レシーバの出力はHIGHになります。

DS90LV032AおよびコンパニオンLVDSライン・ドライバ(例: DS90LV031A)は、大電力のPECL/ECLデバイスの新しい代替品として、高速のポイント・ツー・ポイント・インターフェイス・アプリケーションに使用できます。

製品情報(1)

型番 パッケージ 本体サイズ(公称)
DS90LV032A SOIC (16) 9.90mm×3.91mm
TSSOP (16) 5.00mm×4.40mm
  1. 提供されているすべてのパッケージについては、データシートの末尾にある注文情報を参照してください。

ブロック図

DS90LV032A 10006702.gif