JAJSR00F October   1995  – February 2024 SN54AC373 , SN74AC373

PRODUCTION DATA  

  1.   1
  2. 特長
  3. 概要
  4. Pin Configuration and Functions
  5. Specifications
    1. 4.1 Absolute Maximum Ratings
    2. 4.2 Recommended Operating Conditions
    3. 4.3 Thermal Information
    4. 4.4 Electrical Characteristics
    5. 4.5 Timing Requirements, VCC = 3.3 V ± 0.3 V
    6. 4.6 Timing Requirements, VCC = 5 V ± 0.5 V
    7. 4.7 Switching Characteristics, VCC = 3.3 V ± 0.3 V
    8. 4.8 Switching Characteristics, VCC = 5 V ± 0.5 V
    9. 4.9 Operating Characteristics
  6. Parameter Measurement Information
  7. Detailed Description
    1. 6.1 Overview
    2. 6.2 Functional Block Diagram
    3. 6.3 Device Functional Modes
  8. Application and Implementation
    1. 7.1 Power Supply Recommendations
    2. 7.2 Layout
      1. 7.2.1 Layout Guidelines
      2. 7.2.2 Layout Example
  9. Device and Documentation Support
    1. 8.1 Documentation Support
      1. 8.1.1 Related Documentation
    2. 8.2 ドキュメントの更新通知を受け取る方法
    3. 8.3 サポート・リソース
    4. 8.4 Trademarks
    5. 8.5 静電気放電に関する注意事項
    6. 8.6 用語集
  10. Revision History
  11. 10Mechanical, Packaging, and Orderable Information

パッケージ・オプション

デバイスごとのパッケージ図は、PDF版データシートをご参照ください。

メカニカル・データ(パッケージ|ピン)
  • W|20
  • J|20
  • FK|20
サーマルパッド・メカニカル・データ
発注情報

概要

これらの 8 ビット ラッチは、大きな容量性負荷または比較的低いインピーダンスの負荷の駆動用に設計された 3 ステート出力を備えています。本デバイスは、バッファ レジスタ、I/O ポート、双方向バス ドライバ、作業レジスタの実装に特に適しています。

製品情報
部品番号 パッケージ (1) パッケージ サイズ(2) 本体サイズ (3)
SNx4AC373 DB (SSOP、20) 7.2mm × 7.8mm 7.2mm × 5.30mm
DW (SOIC、20) 12.80mm × 10.3mm 12.80mm × 7.50mm
N (PDIP、20) 24.33mm × 9.4mm 24.33mm × 6.35mm
NS (SOP、20) 12.6mm × 7.8mm 12.6mm × 5.3mm
PW (TSSOP、20) 6.50mm × 6.4mm 6.50mm × 4.40mm
詳細については、セクション 10 を参照してください。
パッケージ サイズ (長さ×幅) は公称値であり、該当する場合はピンも含まれます。
本体サイズ (長さ×幅) は公称値であり、ピンは含まれません。
GUID-57D36327-6074-4586-9821-7680E8226DD8-low.png