JAJSTO5 March   2024 SN54SC8T595-SEP

ADVANCE INFORMATION  

  1.   1
  2. 特長
  3. アプリケーション
  4. 概要
  5. ピン構成および機能
  6. 仕様
    1. 5.1 絶対最大定格
    2. 5.2 ESD 定格
    3. 5.3 推奨動作条件
    4. 5.4 熱に関する情報
    5. 5.5 電気的特性
    6. 5.6 タイミング特性
    7. 5.7 スイッチング特性
    8. 5.8 代表的特性
  7. パラメータ測定情報
  8. 詳細説明
    1. 7.1 概要
    2. 7.2 機能ブロック図
    3. 7.3 機能説明
      1. 7.3.1 SCxT 拡張入力電圧
        1. 7.3.1.1 降圧変換
        2. 7.3.1.2 昇圧変換
      2. 7.3.2 平衡化された CMOS 3 ステート出力
      3. 7.3.3 クランプ ダイオード構造
    4. 7.4 デバイスの機能モード
  9. アプリケーションと実装
    1. 8.1 アプリケーション情報
    2. 8.2 代表的なアプリケーション
      1. 8.2.1 設計要件
        1. 8.2.1.1 電源に関する考慮事項
        2. 8.2.1.2 入力に関する考慮事項
        3. 8.2.1.3 出力に関する考慮事項
      2. 8.2.2 詳細な設計手順
      3. 8.2.3 アプリケーション曲線
    3. 8.3 電源に関する推奨事項
    4. 8.4 レイアウト
      1. 8.4.1 レイアウトのガイドライン
      2. 8.4.2 レイアウト例
  10. デバイスおよびドキュメントのサポート
    1. 9.1 ドキュメントのサポート
      1. 9.1.1 関連資料
    2. 9.2 ドキュメントの更新通知を受け取る方法
    3. 9.3 サポート・リソース
    4. 9.4 商標
    5. 9.5 静電気放電に関する注意事項
    6. 9.6 用語集
  11. 10改訂履歴
  12. 11メカニカル、パッケージ、および注文情報
    1. 11.1 テープおよびリール情報
    2. 11.2 メカニカル データ

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

タイミング特性

自由空気での推奨動作温度範囲内 (特に記述のない限り)
パラメータ 説明 条件 VCC -55℃~125℃ 単位
最小値 最大値
fCLOCK クロック周波数 1.2V 1.8 MHz
tW パルス幅 RCLK または SRCLK が High または Low 1.2V 57.4 ns
SCRCLR が Low 1.2V 47.3 ns
tSU セットアップ時間 SRCLK↑ の前の SER 1.2V 45.8 ns
RCLK↑ 前の SRCLK↑ 1.2V 169.4 ns
RCLK↑ 前に SRCLR が Low 1.2V 180.4 ns
SRCLK↑ 前の SRCLR が High (非アクティブ) 1.2V 61.2 ns
tH ホールド時間 SRCLK↑ 後の SER 1.2V 0 ns
fCLOCK クロック周波数 1.8V 10.3 MHz
tW パルス幅 RCLK または SRCLK が High または Low 1.8V 15.7 ns
SCRCLR が Low 1.8V 13.5 ns
tSU セットアップ時間 SRCLK↑ の前の SER 1.8V 13.2 ns
RCLK↑ 前の SRCLK↑ 1.8V 44.4 ns
RCLK↑ 前に SRCLR が Low 1.8V 48.5 ns
SRCLK↑ 前の SRCLR が High (非アクティブ) 1.8V 10.1 ns
tH ホールド時間 SRCLK↑ 後の SER 1.8V 0.8 ns
fCLOCK クロック周波数 2.5V 19.8 MHz
tW パルス幅 RCLK または SRCLK が High または Low 2.5V 10.9 ns
SCRCLR が Low 2.5V 10.9 ns
tSU セットアップ時間 SRCLK↑ の前の SER 2.5V 9.8 ns
RCLK↑ 前の SRCLK↑ 2.5V 25.3 ns
RCLK↑ 前に SRCLR が Low 2.5V 28.9 ns
SRCLK↑ 前の SRCLR が High (非アクティブ) 2.5V 6.8 ns
tH ホールド時間 SRCLK↑ 後の SER 2.5V 0.6 ns
fCLOCK クロック周波数 3.3V 29.3 MHz
tW パルス幅 RCLK または SRCLK が High または Low 3.3V 9.6 ns
SCRCLR が Low 3.3V 9.7 ns
tSU セットアップ時間 SRCLK↑ の前の SER 3.3V 8.5 ns
RCLK↑ 前の SRCLK↑ 3.3V 18.7 ns
RCLK↑ 前に SRCLR が Low 3.3V 21.8 ns
SRCLK↑ 前の SRCLR が High (非アクティブ) 3.3V 5.7 ns
tH ホールド時間 SRCLK↑ 後の SER 3.3V 0.5 ns
fCLOCK クロック周波数 5V 58.3 MHz
tW パルス幅 RCLK または SRCLK が High または Low 5V 9 ns
SCRCLR が Low 5V 9.2 ns
tSU セットアップ時間 SRCLK↑ の前の SER 5V 6.8 ns
RCLK↑ 前の SRCLK↑ 5V 14.5 ns
RCLK↑ 前に SRCLR が Low 5V 15.7 ns
SRCLK↑ 前の SRCLR が High (非アクティブ) 5V 5 ns
tH ホールド時間 SRCLK↑ 後の SER 5V 0.4 ns