JAJSQC6G June   1995  – March 2024 SN54ACT240 , SN74ACT240

PRODMIX  

  1.   1
  2. 特長
  3. アプリケーション
  4. 概要
  5. ピン構成および機能
  6. 仕様
    1. 5.1 絶対最大定格
    2. 5.2 推奨動作条件
    3. 5.3 熱に関する情報
    4. 5.4 電気的特性
    5. 5.5 スイッチング特性
    6. 5.6 動作特性
  7. パラメータ測定情報
  8. 詳細説明
    1. 7.1 概要
    2. 7.2 機能ブロック図
    3. 7.3 機能説明
      1. 7.3.1 平衡化された CMOS プッシュプル出力
    4. 7.4 デバイスの機能モード
  9. デバイスおよびドキュメントのサポート
    1. 8.1 ドキュメントの更新通知を受け取る方法
    2. 8.2 サポート・リソース
    3. 8.3 商標
    4. 8.4 静電気放電に関する注意事項
    5. 8.5 用語集
  10. 改訂履歴
  11. 10メカニカル、パッケージ、および注文情報

パッケージ・オプション

デバイスごとのパッケージ図は、PDF版データシートをご参照ください。

メカニカル・データ(パッケージ|ピン)
  • DB|20
  • RKS|20
  • NS|20
  • N|20
  • DW|20
  • PW|20
  • DGS|20
サーマルパッド・メカニカル・データ
発注情報

パラメータ測定情報

GUID-43137FC6-02AC-47F9-B9B6-B30283F9D84D-low.png
CL にはプローブと治具の容量が含まれます。
波形 1 は、出力が Low になるような内部条件を持つ出力についてのものです。ただし、出力制御によってディスエーブルされている場合は除きます。波形 2 は、出力が High になるような内部条件を持つ出力についてのものです。ただし、出力制御によってディスエーブルされている場合は除きます。
すべての入力パルスは、以下の特性を持つジェネレータから供給されます。PRR ≦ 1MHz、ZO = 50Ω、tr ≦ 2.5ns、tf ≦ 2.5ns。
出力は一度に 1 つずつ測定され、測定するたびに入力が 1 回遷移します。
図 6-1 負荷回路および電圧波形
テスト S1
tPLH/tPHL オープン
tPLZ/tPZL 2 × VCC
tPHZ/tPZH オープン