JAJSRC2B December   2010  – January 2024

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 概要
  5. ピン構成および機能
  6. 仕様
    1. 5.1 絶対最大定格
    2. 5.2 推奨動作条件
    3. 5.3 熱に関する情報
    4. 5.4 電気的特性
    5. 5.5 スイッチング特性
    6. 5.6 動作特性
  7. パラメータ測定情報
  8. 詳細説明
    1. 7.1 概要
    2. 7.2 機能ブロック図
    3. 7.3 機能説明
      1. 7.3.1 TTL 互換 CMOS 入力
      2. 7.3.2 平衡化された CMOS プッシュプル出力
      3. 7.3.3 クランプ・ダイオード構造
    4. 7.4 デバイスの機能モード
  9. アプリケーションと実装
    1. 8.1 アプリケーション情報
    2. 8.2 代表的なアプリケーション
      1. 8.2.1 設計要件
        1. 8.2.1.1 電源に関する考慮事項
        2. 8.2.1.2 入力に関する考慮事項
        3. 8.2.1.3 出力に関する考慮事項
      2. 8.2.2 詳細な設計手順
      3. 8.2.3 アプリケーション曲線
    3. 8.3 電源に関する推奨事項
    4. 8.4 レイアウト
      1. 8.4.1 レイアウトのガイドライン
        1. 8.4.1.1 レイアウト例
  10. デバイスおよびドキュメントのサポート
    1. 9.1 ドキュメントのサポート (アナログ)
      1. 9.1.1 関連資料
    2. 9.2 ドキュメントの更新通知を受け取る方法
    3. 9.3 サポート・リソース
    4. 9.4 商標
    5. 9.5 静電気放電に関する注意事項
    6. 9.6 用語集
  11. 10改訂履歴
  12. 11メカニカル、パッケージ、および注文情報

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

概要

SN74AHCT1G86Q-Q1 はシングル 2 入力排他的 OR ゲートです。ブール関数 Y = A ⊕ B、つまり Y = AB + A B を正論理で実行します。

パッケージ情報
部品番号 パッケージ(1) パッケージ サイズ(2) 本体サイズ (3)
SN74AHCT1G86Q-Q1 DCK (SC-70、5) 2mm × 2.1mm 2mm × 1.25mm
DBV (SOT-23、5) 2.9mm × 2.8mm 2.9mm × 1.6mm
詳細については、セクション 11 を参照してください。
パッケージ サイズ (長さ×幅) は公称値で、該当する場合はピンも含まれます。
本体サイズ (長さ×幅) は公称値であり、ピンは含まれません。
GUID-5CCBC51B-8773-46B0-9E0F-8B0E2AA34358-low.gif排他 OR ロジック