JAJSLU3B April   2021  – January 2024 SN74AXC2T45-Q1

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 概要
  5. ピン構成および機能
  6. 仕様
    1. 5.1  絶対最大定格
    2. 5.2  ESD 定格
    3. 5.3  推奨動作条件
    4. 5.4  熱に関する情報
    5. 5.5  電気的特性
    6. 5.6  スイッチング特性、VCCA = 0.7 ± 0.05V
    7. 5.7  スイッチング特性、VCCA = 0.8 ± 0.04V
    8. 5.8  スイッチング特性、VCCA = 0.9 ± 0.045V
    9. 5.9  スイッチング特性、VCCA = 1.2 ± 0.1V
    10. 5.10 スイッチング特性、VCCA = 1.5 ± 0.1V
    11. 5.11 スイッチング特性、VCCA = 1.8 ± 0.15V
    12. 5.12 スイッチング特性、VCCA = 2.5 ± 0.2V
    13. 5.13 スイッチング特性、VCCA = 3.3 ± 0.3V
    14. 5.14 動作特性:TA = 25℃
    15. 5.15 代表的特性
  7. パラメータ測定情報
    1. 6.1 負荷回路および電圧波形
  8. 詳細説明
    1. 7.1 概要
    2. 7.2 機能ブロック図
    3. 7.3 機能説明
      1. 7.3.1  標準 CMOS 入力
      2. 7.3.2  バランスのとれた高駆動能力の CMOS プッシュプル出力
      3. 7.3.3  部分的パワーダウン (Ioff)
      4. 7.3.4  VCC 絶縁機能
      5. 7.3.5  過電圧許容入力
      6. 7.3.6  グリッチの発生しない電源シーケンシング
      7. 7.3.7  負のクランプ ダイオード
      8. 7.3.8  フル構成可能なデュアル レール設計
      9. 7.3.9  スタティック プルダウン抵抗内蔵の I/O
      10. 7.3.10 高速変換をサポート
    4. 7.4 デバイスの機能モード
  9. アプリケーションと実装
    1. 8.1 アプリケーション情報
      1. 8.1.1 イネーブル時間
    2. 8.2 代表的なアプリケーション
      1. 8.2.1 設計要件
      2. 8.2.2 詳細な設計手順
      3. 8.2.3 アプリケーション曲線
    3. 8.3 電源に関する推奨事項
    4. 8.4 レイアウト
      1. 8.4.1 レイアウトのガイドライン
      2. 8.4.2 レイアウト例
  10. デバイスおよびドキュメントのサポート
    1. 9.1 ドキュメントのサポート
      1. 9.1.1 関連資料
    2. 9.2 ドキュメントの更新通知を受け取る方法
    3. 9.3 サポート・リソース
    4. 9.4 商標
    5. 9.5 静電気放電に関する注意事項
    6. 9.6 用語集
  11. 10メカニカル、パッケージ、および注文情報
  12. 11改訂履歴

パッケージ・オプション

デバイスごとのパッケージ図は、PDF版データシートをご参照ください。

メカニカル・データ(パッケージ|ピン)
  • DCU|8
サーマルパッド・メカニカル・データ
発注情報

概要

SN74AXC2T45-Q1 は、個別に構成可能な 2 つの電源レールを使用した 2 ビット非反転バス トランシーバです。このデバイスは、VCCA および VCCB 電源の両方が最低 0.65V で動作します。A ポートは VCCA (0.65V~3.6V の任意の電源電圧を入力できます) に追従するように設計されています。同様に B ポートは VCCB (0.65V~3.6V の任意の電源電圧を入力できます) に追従するように設計されています。さらに SN74AXC2T45-Q1 は単一電源システムと互換性があります。

SN74AXC2T45-Q1 は、データ バス間の非同期通信用に設計されています。このデバイスは、方向制御入力 (DIR) の論理レベルに応じて、A バスから B バスへ、または B バスから A バスへデータを転送します。SN74AXC2T45-Q1 デバイスは、制御ピン (DIR) が VCCA を基準とするよう設計されています。

このデバイスは、Ioff 電流を使用する部分的パワーダウン アプリケーション用に完全に動作が規定されています。Ioff 保護回路により、電源切断時に入力、出力、複合 I/O は指定の電圧にバイアスされ、それらとの間に過剰な電流が流れないように設計されています。

VCC 絶縁機能により、VCCA と VCCB のどちらかが 100mV を下回ると、両方の出力をディセーブルにすることで、両方の I/O ポートがハイ インピーダンス状態になるように設計されています。

グリッチの発生しない電源シーケンシングにより、堅牢な電源シーケンシング性能が得られると同時に、どちらの電源レールも任意の順序で電源オン / オフできます。

パッケージ情報
部品番号パッケージ (1)パッケージ サイズ(2)
SN74AXC2T45-Q1DCU (VSSOP、8)2mm × 3.1mm
詳細については、セクション 10 を参照してください。
パッケージ サイズ (長さ×幅) は公称値であり、該当する場合はピンも含まれます。
GUID-F362A167-FC91-40F8-96A5-E47D30E59D32-low.gif機能ブロック図